基本信息
张锋 男 博导 中国科学院微电子研究所
电子邮件: zhangfeng_ime@ime.ac.cn
通信地址: 北京市朝阳区北土城西路3号
邮政编码: 100029
电子邮件: zhangfeng_ime@ime.ac.cn
通信地址: 北京市朝阳区北土城西路3号
邮政编码: 100029
招生信息
招生专业
080903-微电子学与固体电子学140100-集成电路科学与工程
招生方向
集成电路设计技术智能计算设计存储器设计
教育背景
2000-08--2005-09 中国科学院微电子研究所 博士
学历
博士
学位
博士研究生
工作经历
2005~2010 中科院计算所龙芯处理器团队 高级工程师
2010~至今 中科院微电子所 副研究员至研究员
工作简历
2017-04~现在, 中国科学院微电子研究所, 研究员2010-07~2017-04,中国科学院微电子研究所, 副研究员2005-08~2010-07,中国科学院计算技术研究所, 高级工程师
教授课程
EDA工具及设计实践-数字集成电路文献阅读文献阅读-3班
专利与奖励
2022 年中国半导体十大研究进展
2022 年中国芯片科学十大进展
专利成果
( 1 ) 终端设备的数据处理方法、装置、系统及存储介质, 发明专利, 2021, 第 9 作者, 专利号: CN112749012A( 2 ) 多阻态自旋电子器件、读写电路及存内布尔逻辑运算器, 发明专利, 2021, 第 3 作者, 专利号: CN112599161A( 3 ) 信号处理方法以及装置、RFID系统, 发明专利, 2020, 第 1 作者, 专利号: CN112001460A( 4 ) 存算一体电路, 发明专利, 2020, 第 1 作者, 专利号: CN111652363A( 5 ) 基于非易失存储器的存储和数据处理方法、装置及设备, 发明专利, 2020, 第 1 作者, 专利号: CN111681696A( 6 ) RFID认证方法、RFID标签、RFID阅读器以及RFID系统, 发明专利, 2020, 第 1 作者, 专利号: CN111082942A( 7 ) 边缘计算任务卸载的判定方法、服务器及存储介质, 发明专利, 2020, 第 16 作者, 专利号: CN110855577A( 8 ) 三维阻变存储器及其读出电路, 专利授权, 2021, 第 1 作者, 专利号: CN110648706B( 9 ) 一种基于三维卷积神经网络的映射装置及方法, 专利授权, 2019, 第 1 作者, 专利号: CN110390391A( 10 ) 一种存储器, 实用新型, 2019, 第 4 作者, 专利号: CN110349617A( 11 ) 一种存储器, 发明专利, 2020, 专利号: CN210136722U( 12 ) 三维阻变存储阵列、译码电路以及存储系统, 专利授权, 2019, 第 1 作者, 专利号: CN110473579A( 13 ) 芯片测试方法、装置及电子设备, 发明专利, 2019, 第 4 作者, 专利号: CN110441667A( 14 ) 存储器及数据处理方法, 发明专利, 2019, 第 4 作者, 专利号: CN110444238A( 15 ) 存储器及电子设备, 实用新型, 2020, 第 4 作者, 专利号: CN209980790U( 16 ) 一种基于忆阻器RRAM的全加器, 发明专利, 2019, 第 1 作者, 专利号: CN109408026A( 17 ) 一种基于忆阻器RRAM的乘法器, 发明专利, 2019, 第 1 作者, 专利号: CN109445747A( 18 ) 一种基于忆阻器RRAM的逻辑运算系统, 发明专利, 2019, 第 1 作者, 专利号: CN109327219A( 19 ) 基于MIG逻辑的RRAM迭代乘法器电路及实现方法, 专利授权, 2018, 第 1 作者, 专利号: CN108109655A( 20 ) 植入式电子生物传感器的耦合供电电路及方法, 发明专利, 2016, 第 2 作者, 专利号: CN105610248A( 21 ) 一种提高阻变存储器可靠性的低功耗刷新系统及方法, 发明专利, 2016, 第 1 作者, 专利号: CN105280222A( 22 ) 一种脉冲宽度幅度自适应的阻变存储器写驱动电路, 发明专利, 2015, 第 1 作者, 专利号: CN104810049A( 23 ) 一种抗读干扰的阻变存储器读方法, 发明专利, 2015, 第 1 作者, 专利号: CN104766627A( 24 ) 一种基于翻转编码电路的阻变存储器及相应数据存储方法, 发明专利, 2015, 第 1 作者, 专利号: CN104681085A( 25 ) 一种应用于高速接口的阻抗校正电路, 发明专利, 2015, 第 1 作者, 专利号: CN104467802A( 26 ) 一种阻变存储器写操作电路, 发明专利, 2015, 第 3 作者, 专利号: CN104299645A( 27 ) 一种阻变存储器读出电路, 发明专利, 2014, 第 3 作者, 专利号: CN104252879A( 28 ) 一种占空比校正电路, 发明专利, 2015, 第 2 作者, 专利号: CN104270122A( 29 ) 一种电阻转变随机存储器RRAM的选通电路及选通方法, 发明专利, 2014, 第 1 作者, 专利号: CN104051009A( 30 ) 一种基于静态随机存储器的快速综合设计方法, 发明专利, 2007, 第 1 作者, 专利号: CN1316597C( 31 ) 一种基于静态随机存储器的快速仿真器及方法, 发明专利, 2006, 第 1 作者, 专利号: CN1750006A
出版信息
发表论文
(1) A 28-nm Computing-in-Memory-Based Super-Resolution Accelerator Incorporating Macro-Level Pipeline and Texture/Algebraic Sparsity, IEEE Transactions on Circuits and Systems I, 2023, 通讯作者(2) P3ViT: A CIM-Based High-Utilization Architecture with Dynamic Pruning and Two-Way Ping-Pong Macro for Vision Transformer, IEEE Transactions on Circuits and Systems I, 2023, 通讯作者(3) A Computing-in-memory macro with three-dimensional random-access memory, Nature Electronics, 2022, 第 5 作者(4) 一种支持多协议的低延时OFDM系统设计, A multi-protocols low-latency OFDM system design, 电子设计工程, 2022, 第 2 作者(5) 基于CMOS40nm工艺三维阻变存储器的自适应读写电路设计, Design of adaptive read-write circuit based on CMOS 40 nm process 3D resistive memory, 电子设计工程, 2021, 第 4 作者(6) A CRP-Space-Extended RRAM PUF With In-Cell Zero-Overhead Salicide-Blocked Contact, IEEE TRANSACTIONS ON ELECTRON DEVICES, 2021, 通讯作者(7) A Homogeneous, Reconfigurable, and Efficient Implementation of PUF in 3-D Selector-Free RRAM, IEEE TRANSACTIONS ON ELECTRON DEVICES, 2021, 通讯作者(8) Effect of Moisture Stress on the Resistance of HfO2/TaOx-Based 8-Layer 3D Vertical Resistive Random Access Memory, IEEE ELECTRON DEVICE LETTERS, 2020, 通讯作者(9) Demonstration of 3D Convolution Kernel Function Based on 8-Layer 3D Vertical Resistive Random Access Memory, IEEE ELECTRON DEVICE LETTERS, 2020, 通讯作者(10) A 108 F-2/Bit Fully Reconfigurable RRAM PUF Based on Truly Random Dynamic Entropy of Jitter Noise, IEEE TRANSACTIONS ON CIRCUITS AND SYSTEMS I-REGULAR PAPERS, 2020, 通讯作者(11) Physics-Based Device-Circuit Cooptimization Scheme for 7-nm Technology Node SRAM Design and Beyond, IEEE TRANSACTIONS ON ELECTRON DEVICES, 2020, 通讯作者(12) An Ultracompact Switching-Voltage-Based Fully Reconfigurable RRAM PUF With Low Native Instability, IEEE TRANSACTIONS ON ELECTRON DEVICES, 2020, 通讯作者(13) A Novel General Compact Model Approach for 7-nm Technology Node Circuit Optimization From Device Perspective and Beyond, IEEE JOURNAL OF THE ELECTRON DEVICES SOCIETY, 2020, 通讯作者(14) 从器件角度看7纳米技术节点电路优化的新型通用紧凑型模型方法, IEEE Journal of electron device society, 2020, 通讯作者(15) A ReRAM-Based Computing-in-Memory Convolutional-Macro With Customized 2T2R Bit-Cell for AIoT Chip IP Applications, IEEE TRANSACTIONS ON CIRCUITS AND SYSTEMS II-EXPRESS BRIEFS, 2020, 通讯作者(16) A Few-Step and Low-Cost Memristor Logic Based on MIG Logic for Frequent-Off Instant-On Circuits in IoT Applications, IEEE TRANSACTIONS ON CIRCUITS AND SYSTEMS II-EXPRESS BRIEFS, 2019, 通讯作者(17) 一种基于RRAM热串扰的奇偶重排编码算法, An Efficient Parity Rearrangement Coding Scheme for RRAM Thermal Crosstalk Effects, 微电子学与计算机, 2018, 第 2 作者(18) The Application of Non-volatile Look-up-table Operations based on Multilevel-cell of Resistance Switching Random Access Memory, 2018 INTERNATIONAL SYMPOSIUM ON VLSI DESIGN, AUTOMATION AND TEST (VLSI-DAT), 2018, 通讯作者(19) Total Ionizing Dose Effects of 1 Mb HfO2-based Resistive-Random-Access-Memory, 2018 25TH IEEE INTERNATIONAL SYMPOSIUM ON THE PHYSICAL AND FAILURE ANALYSIS OF INTEGRATED CIRCUITS (IPFA), 2018, 第 3 作者(20) An Artificial Neuron Based on a Threshold Switching Memristor, IEEEELECTRONDEVICELETTERS, 2018, 第 9 作者(21) 一种用于植入式眼压检测芯片的低功耗模拟前端电路, A Low Power Analog Front-end for Implantable Intraocular Pressure Detection Chip, 微电子学与计算机, 2018, 第 3 作者(22) 基于时间域误差反馈滤波器的二阶ΔΣTDC, A Second-OrderΔΣTDC Using Time-Domain Error-Feedback Filter, 微电子学与计算机, 2018, 第 2 作者(23) A Universal Compact Model for Drift and Diffusion Memristor in Neuromorphic Circuit Applications, IEEE transactions on electron devices, 2018, 通讯作者(24) LMDet: A "Naturalness" Statistical Method for Hardware Trojan Detection, IEEE TRANSACTIONS ON VERY LARGE SCALE INTEGRATION (VLSI) SYSTEMS, 2018, 第 4 作者(25) 基于时间域误差反馈滤波器的二阶A∑ TDC, A Second-OrderA∑ TDC Using Time-Domain Error-Feedback Filter, 微电子学与计算机, 2018, 第 2 作者(26) 一种基于RRAM和表决器逻辑的新型乘法器, A New Multiplier Based on RRAM and Majority-Inverter-Graph Logic, 微电子学, 2018, 第 2 作者(27) 基于植入式眼压检测应用的低功耗SAR ADC设计, A Successive Approximation ADC Design for Implantable Intraocular Pressure Detection Application, 微电子学与计算机, 2017, 第 3 作者(28) 基于RRAM的运用MIG逻辑设计的加法器电路, Design of Adders for RRAM-based In-memory Computing Using Majority-Inverter Graphs, 微电子学与计算机, 2017, 第 4 作者(29) An efficient parity rearrangement coding scheme for RRAM thermal crosstalk effects, 2017 IEEE 12TH INTERNATIONAL CONFERENCE ON ASIC (ASICON), 2017, 通讯作者(30) 基于时间累加器的二阶△∑时间数字转换器, A second-order △∑ TDC using time accumulator, 电子技术应用, 2017, 第 2 作者(31) 一种基于HfO2材料的RRAM波动性模型, A Fluctuation Model for RRAMs Based on HfO2 Material, 微电子学, 2017, 第 3 作者(32) Radiation Effects on 1 Mb HfO2-based Resistive Memory, 2017 17TH EUROPEAN CONFERENCE ON RADIATION AND ITS EFFECTS ON COMPONENTS AND SYSTEMS (RADECS), 2017, 通讯作者(33) 应用于眼压信号检测的低噪声前置放大器设计, Design of Low-noise Preamplifier for Application of Intraocular Pressure Signal-detection, 湖南大学学报:自然科学版, 2017, 第 4 作者(34) 一种基于多值RRAM的快速逻辑电路, A High Speed Logic Circuit Based on Multilevel RRAM, 微电子学, 2017, 第 3 作者(35) 基于E-TSPC技术的10 GHz低功耗多模分频器的设计, 半导体技术, 2016, 第 3 作者(36) A 1V, 1.1mW Mixed-Signal Hearing Aid SoC in 0.13 mu m CMOS Process, 2016 IEEE INTERNATIONAL SYMPOSIUM ON CIRCUITS AND SYSTEMS (ISCAS), 2016, 第 8 作者(37) 10GHz扩频时钟发生器的设计, 微电子学与计算机, 2016, 第 3 作者(38) A 128 Kb HfO2 ReRAM with Novel Double-Reference and Dynamic-Tracking scheme for write yield improvement, IEICE ELECTRONICS EXPRESS, 2016, 通讯作者(39) 增强RRAM可靠性的热通量压缩算法, Thermal flux compression algorithm to enhance RRAM reliability, 北京航空航天大学学报, 2016, 第 2 作者(40) 基于串行RapidIO的Buffer层设计, A Buffer Layer Design in Serial RapidIO, 微电子学与计算机, 2016, 第 4 作者(41) 0.0013mm2自动频率校正算法电路的设计及应用, Design and application of 0.0013 mm2 automatic frequency calibration algorithm circuit, 计算机工程与应用, 2016, 第 3 作者(42) 低功耗集成电路, 2016, 第 3 作者(43) 基于高速串行接口的m序列采样特性研究与应用, A Study and Application on Properties of m-Sequence Sampling Based on High-speed Serial Communication, 科学技术与工程, 2015, 第 4 作者(44) 高速串行接口接收端阻抗校正电路设计, An Impedance Calibration Circuit Design of High-speed Serial Interface Receiver, 微电子学与计算机, 2015, 第 6 作者(45) 一款阻抗自校正5 Gbit / s大摆幅电压模发送器, A 5 Gbit / s High-Swing Voltage-Mode Transmitter with Impedance Self-Calibration, 半导体技术, 2015, 第 3 作者(46) 基于PCIE2.0的物理层弹性缓冲器设计, Design of Elastic Buffer at Physical Layer Based on PCIE2. 0, 计算机工程, 2014, 第 5 作者(47) Atomic-layer-deposited SiO2/TiO2/SiO2 sandwiched dielectrics for metal–insulator–metal capacitor application, MICROELECTRONICENGINEERING, 2014, (48) A 5 Gb/s multi-mode transmitter with de-emphasis for PCI Express 2.0/USB 3.0, ANALOG INTEGRATED CIRCUITS AND SIGNAL PROCESSING, 2014, 第 2 作者(49) 基于氧化钨的8Mb高密度阻变存储器设计, Design of 8Mb High Density Resistive RAM Based on WO3, 微电子学, 2014, 第 2 作者(50) 65nm工艺下基于PCI Express2.0协议的物理编码子层设计, An Efficient Physical Coding Sublayer for PCI Express2.0 in 65nm CMOS, 中国集成电路, 2013, 第 3 作者(51) 用于高密度RRAM单端式可编程灵敏放大器设计, A Single-End Programmable Sensitive Amplifier for the High Density RRAM, 半导体技术, 2013, 第 2 作者(52) A high speed low jitter LVDS output driver for serial links, ANALOG INTEGRATED CIRCUITS AND SIGNAL PROCESSING, 2011, 第 5 作者(53) Sinusoidal Clock Sampling for Multigigahertz ADCs, IEEE TRANSACTIONS ON CIRCUITS AND SYSTEMS I-REGULAR PAPERS, 2011, 第 4 作者(54) 基于电感电容振荡器的电荷泵锁相环的设计, Design of Charge Pump PLL with LC VCO, 半导体技术, 2011, 第 3 作者(55) A Low Latency Transceiver Macro With Robust Design Technique For Processor Interface, 2009 IEEE ASIAN SOLID-STATE CIRCUITS CONFERENCE (A-SSCC), 2009, 通讯作者(56) Baoxia Fan,Zhuo Gao ,Feng Zhang, et al ,"The implementation and design methodology of a quad-core version Godson-3 microprocessor., 2009, 第 1 作者(57) A 10Gb/s Wire-line Transeiver With Half Rate Period Calibration CDR Lower Power Techniques., The IEEE International Symposium on Circuits and Systems (ISCAS)2008, 2008, 第 1 作者(58) A PVT Tolerant sub-mA PLL for High Speed Link, 2008, 第 1 作者(59) 一种新的基于SRAM的快速综合技术, A New Fast-synthesized Technique Based on SRAM, 固体电子学研究与进展, 2006, 第 1 作者(60) 一种用于SRAM快速仿真的模型, 半导体学报, 2005, 第 1 作者(61) 基于全定制IP设计的漏电流功耗仿真计算方法, 半导体学报, 2004, 第 1 作者
发表著作
(1) 低功耗集成电路, low power integrated circuit, 科学出版社, 2017-11, 第 1 作者(2) 集成电路验证, integrated circuit verification, 科学出版社, 2017-12, 第 2 作者
科研活动
科研项目
( 1 ) RRAM外围电路设计关键技术, 负责人, 国家任务, 2011-01--2013-12( 2 ) 面向高带宽应用的高速串行接口电路关键技术研究, 负责人, 国家任务, 2015-01--2018-12( 3 ) 高密度阻变存储器材料及器件集成技术研究, 负责人, 国家任务, 2018-05--2022-04( 4 ) 存算一体模拟器和验证系统设计, 参与, 中国科学院计划, 2020-01--2024-12( 5 ) 面向物联网的常关型非易失智能计算芯片, 参与, 国家任务, 2018-01--2022-12( 6 ) 嵌入式RRAM IP, 负责人, 中国科学院计划, 2022-01--2025-12( 7 ) 高能效大规模忆阻器阵列的存算一体芯片研究, 负责人, 国家任务, 2024-01--2027-12( 8 ) 功能融合型三维堆叠 RRAM 集成技术, 负责人, 国家任务, 2023-12--2027-11