基本信息
吴旦昱  男  硕导  中国科学院微电子研究所
电子邮件: wudanyu@ime.ac.cn
通信地址: 北京市朝阳区北土城西路3号
邮政编码:

招生信息

   
招生专业
080903-微电子学与固体电子学
招生方向
超高速数模混合电路设计,高性能数据转换电路设计(ADC/DAC),微波集成电路

教育背景

2006-09--2011-07   中国科学院微电子研究所   博士
2002-09--2006-07   华中科技大学   本科/学士

工作经历

   
工作简历
2021-07~现在, 中国科学院微电子研究所, 研究员
2016-01~2021-06,中国科学院微电子研究所, 副研究员
2011-07~2015-12,中国科学院微电子研究所, 助理研究员

专利与奖励

   
奖励信息
(1) 中国科学院科技进步发展奖, 部委级, 2023
(2) 高速高精度ADC/DAC关键技术, 二等奖, 其他, 2021
(3) 中科院微电子研究所十佳先进工作者, 研究所(学校), 2016
专利成果
[1] 赵伟栋, 贾涵博, 吴旦昱, 王丹丹, 刘新宇. 插值滤波器电路、插值滤波器控制电路、方法及变频器. CN: CN116470883A, 2023-07-21.

[2] 张亚融, 贾涵博, 吴旦昱, 王丹丹, 刘新宇. 一种数模转换器的温度计译码电路和数模转换器. CN: CN116436460A, 2023-07-14.

[3] 廖锦鑫, 贾涵博, 吴旦昱, 王丹丹, 刘新宇. 一种负电容均衡器. CN: CN116488971A, 2023-07-25.

[4] 张盼盼, 孙锴, 付洁, 吴旦昱, 贾涵博, 刘新宇. 一种芯片测试数据分析方法及装置. 2023100685898, 2023-02-06.

[5] 孙锴, 梁超越, 吴旦昱, 贾涵博, 刘新宇. 一种集成电路电磁热耦合仿真方法及装置. CN115796087A, 2023-03-14.

[6] 孙锴, 吴旦昱, 梁超越, 贾涵博, 张盼盼, 刘新宇. 一种微区域温度测量方法和系统. CN202211422240.1, 2022-11-14.

[7] 许方园, 郭轩, 李泽宇, 贾涵博, 吴旦昱, 刘新宇. 流水线型模数转换器及其时序控制方法和时序产生电路. CN: CN115580305A, 2023-01-06.

[8] 李大维, 郭轩, 贾涵博, 吴旦昱, 武锦, 刘新宇. 一种调制器电路的实现方法、调制器电路及模数转换器. CN: CN115580306A, 2023-01-06.

[9] 张盼盼, 孙锴, 付洁, 梁超越, 吴旦昱, 刘新宇. 一种评估芯片质量分析模型准确率的方法和系统. CN: CN115600115A, 2023-01-13.

[10] 张盼盼, 孙锴, 付洁, 梁超越, 吴旦昱, 刘新宇. 一种评估芯片质量模型准确率的定量计算方法. CN202211222807.0, 2022-10-08.

[11] 贾涵博, 余江锋, 郭轩, 吴旦昱, 武锦, 刘新宇. 一种级间增益误差校准方法、装置、设备及介质. CN: CN114584140A, 2022-06-03.

[12] 吴旦昱, 贾涵博, 郭轩, 周磊, 武锦, 刘新宇. 一种流水线模数转换器误差提取方法、装置、设备及介质. CN: CN114465622A, 2022-05-10.

[13] 吴旦昱, 贾涵博, 郭轩, 周磊, 武锦, 刘新宇. 一种流水线模数转换器误差提取方法、装置、设备及介质. CN: CN114465622A, 2022-05-10.

[14] 贾涵博, 郭轩, 吴旦昱, 周磊, 武锦, 刘新宇. 一种比较器阈值误差校准方法、装置、设备及介质. CN: CN114448435B, 2023-01-31.

[15] 贾涵博, 郭轩, 吴旦昱, 周磊, 武锦, 刘新宇. 一种比较器阈值误差校准方法、装置、设备及介质. CN: CN114448435A, 2022-05-06.

[16] 贾涵博, 郭轩, 吴旦昱, 周磊, 武锦, 刘新宇. 一种比较器阈值误差校准方法、装置、设备及介质. CN: CN114448435A, 2022-05-06.

[17] 贾涵博, 郭轩, 吴旦昱, 周磊, 武锦, 刘新宇. 流水线ADC的级间增益误差校准方法及其电路、流水线ADC. CN: CN114448434A, 2022-05-06.

[18] 贾涵博, 郭轩, 吴旦昱, 周磊, 武锦, 刘新宇. 流水线ADC的级间增益误差校准方法及其电路、流水线ADC. CN: CN114448434A, 2022-05-06.

[19] 余江锋, 贾涵博, 郭轩, 吴旦昱, 周磊, 武锦, 刘新宇. 一种伪随机多电平生成电路. CN: CN116527022A, 2023-08-01.

[20] 贾涵博, 郭轩, 吴旦昱, 周磊, 武锦, 刘新宇. 一种补偿电路及补偿方法. CN: CN114389609A, 2022-04-22.

[21] 郑旭强, 刘敏, 吴旦昱, 周磊, 武锦, 刘新宇. 一种判决反馈均衡器. CN: CN115695108A, 2023-02-03.

[22] 李兴, 吴南巡, 刘新宇, 周磊, 吴旦昱, 武锦. 一种应用于数模转换器的非线性校准方法及装置. CN: CN113595552A, 2021-11-02.

[23] 彭庆尧, 吴旦昱, 刘新宇, 周磊, 武锦, 吴南巡, 陈腾. 一种滤波装置、信号处理方法及电子设备. CN: CN114389579A, 2022-04-22.

[24] 蔡晨, 刘新宇, 郑旭强, 丁浩, 吴旦昱, 栾舰, 周磊, 武锦. 一种判决反馈均衡器及PAM-4接收机. CN: CN114374375A, 2022-04-19.

[25] 刘新宇, 李兴, 周磊, 吴旦昱, 武锦. 一种单端至差分转换电路、控制方法及数模转换器. CN: CN114301443A, 2022-04-08.

[26] 郑旭强, 丁浩, 蔡晨, 吴旦昱, 栾舰, 周磊, 武锦, 刘新宇. 一种PAM-4信号电平判决阈值的移位装置及电子设备. CN: CN115133922A, 2022-09-30.

[27] 徐潇迪, 武锦, 郭轩, 周磊, 吴旦昱, 刘新宇. 输入前端匹配电路及输入前端匹配电路信号链结构. CN: CN114499458A, 2022-05-13.

[28] 徐潇迪, 武锦, 郭轩, 周磊, 吴旦昱, 刘新宇. 输入前端匹配电路及输入前端匹配电路信号链结构. CN: CN114499458A, 2022-05-13.

[29] 徐潇迪, 武锦, 郭轩, 周磊, 吴旦昱, 刘新宇. 输入前端匹配电路及输入前端匹配电路信号链结构. CN: CN114499458A, 2022-05-13.

[30] 赵浩男, 武锦, 贾涵博, 郭轩, 吴旦昱, 周磊, 刘新宇. 无采保流水线模数转换器的校准方法和装置. CN: CN114268318A, 2022-04-01.

[31] 蔡晨, 郑旭强, 吴旦昱, 栾舰, 周磊, 武锦, 刘新宇. 一种高速接口发射机电路、芯片和电子设备. CN: CN114374384A, 2022-04-19.

[32] 武锦, 徐潇迪, 郭轩, 贾涵博, 周磊, 吴旦昱, 刘新宇. 一种具有动态失调校准电路的比较器电路和电子设备. CN: CN114371753A, 2022-04-19.

[33] 李兴, 周磊, 吴旦昱, 武锦, 刘新宇. 适用于超高速DAC的动态复位双边沿开关驱动电路及方法. CN: CN111900991A, 2020-11-06.

[34] 郑旭强, 陈腾, 吴旦昱, 周磊, 武锦, 刘新宇. 流水级运算装置和流水线模数转换器. CN: CN114070309A, 2022-02-18.

[35] 郑旭强, 辛可为, 吴旦昱, 周磊, 武锦, 刘新宇. 一种脉冲发生器和时钟倍频器. CN: CN113922817A, 2022-01-11.

[36] 郑旭强, 蔡晨, 吴旦昱, 周磊, 武锦, 刘新宇. 一种发射机驱动均衡装置、发射机驱动均衡方法和电子设备. CN: CN111711459B, 2021-08-31.

[37] 郑旭强, 栾舰, 吴旦昱, 周磊, 武锦, 刘新宇. 一种用于时间交织采样ADC的多相位时钟产生电路. CN: CN111600606A, 2020-08-28.

[38] 朱耀辉, 周磊, 武锦, 吴旦昱, 刘新宇. 一种时钟信号恢复电路及方法、接口电路、信号同步方法. CN: CN111416622A, 2020-07-14.

[39] 吴南巡, 刘新宇, 周磊, 吴旦昱, 郭轩, 栾舰, 王东, 丁浩, 武锦, 金智. 并行数据同步发送的方法及系统. CN: CN110196825A, 2019-09-03.

[40] 刘华森, 吴旦昱, 武锦, 周磊, 刘新宇. 一种多级折叠内插型模数转换器及其译码方法. CN: CN106656189A, 2017-05-10.

[41] 刘华森, 吴旦昱, 周磊, 武锦, 刘新宇. 一种折叠率为3的折叠内插型模数转换器及其纠错方法. CN: CN106656184A, 2017-05-10.

[42] 郭轩, 武锦, 周磊, 吴旦昱, 刘新宇. 一种基于动态电阻单元的伪差分式半导体只读存储阵列. CN: CN106653088A, 2017-05-10.

[43] 周磊, 吴旦昱, 黄银坤, 武锦, 金智, 刘新宇. 具有延迟偏差检测和校准功能的数模转换器. CN: CN105322965A, 2016-02-10.

[44] 周磊, 吴旦昱, 江帆, 武锦, 金智, 刘新宇. 一种四相位数模转换方法及数模转换器. CN: CN105007081A, 2015-10-28.

[45] 陈晓娟, 吴旦昱, 李滨, 刘新宇. 一种微波功率分配器. CN: CN103956552A, 2014-07-30.

[46] 武锦, 陈建武, 吴旦昱, 周磊, 刘新宇, 金智. 一种驱动容性负载的有源下拉电路. CN: CN102664617A, 2012-09-12.

[47] 刘新宇, 陈建武, 吴旦昱, 周磊, 武锦, 金智. 电流共享型存储器的地址解码器. CN: CN102637450A, 2012-08-15.

[48] 刘新宇, 陈建武, 吴旦昱, 周磊, 武锦, 金智. 一种伪差分式存储阵列. CN: CN102637449A, 2012-08-15.

[49] 陈建武, 吴旦昱, 周磊, 刘新宇, 武锦, 金智. 低功耗流水线结构的相位累加器. CN: CN102638261A, 2012-08-15.

[50] 江帆, 林庆良, 周磊, 陈建武, 吴旦昱, 武锦, 金智, 刘新宇. 折叠信号放大器. CN: CN102594268A, 2012-07-18.

[51] 王显泰, 吴旦昱, 金智, 刘新宇. 毫米波频率源装置. CN: CN102480281A, 2012-05-30.

[52] 王显泰, 吴旦昱, 刘洪刚, 刘新宇. 高频频率源装置. CN: CN102468851A, 2012-05-23.

[53] 陈高鹏, 吴旦昱, 陈建武, 金智, 武锦, 刘新宇. 一种带波形修正ROM的DDS电路结构. CN: CN102006067A, 2011-04-06.

[54] 刘新宇, 陈高鹏, 吴旦昱, 金智, 武锦. 一种GaAs HBT超高速时钟分配电路. CN: CN102006049A, 2011-04-06.

[55] 陈高鹏, 吴旦昱, 金智, 武锦, 刘新宇. 一种ROM-less DDS电路结构. CN: CN102006066A, 2011-04-06.

[56] 刘新宇, 陈高鹏, 吴旦昱, 金智, 武锦. 一种GaAs HBT双边沿触发流水线累加器结构. CN: CN101996064A, 2011-03-30.

[57] 陈高鹏, 吴旦昱, 苏永波, 金智, 刘新宇. InP DHBT W波段功率放大器单片集成电路的稳定网络结构. CN: CN101989838A, 2011-03-23.

[58] 陈高鹏, 吴旦昱, 金智, 武锦, 刘新宇. GaAs HBT高增益宽带线性跨导单元电路. CN: CN101989837A, 2011-03-23.

[59] 吴旦昱, 陈晓娟, 刘新宇, 李滨. 波导型耦合检波器. CN: CN101614768A, 2009-12-30.

[60] 王显泰, 金智, 郭建楠, 吴旦昱. 一种微型波导的制备方法. CN: CN101557028A, 2009-10-14.

[61] 王显泰, 金智, 吴旦昱. 在集成电路片内制作集成矩形波导谐振腔的方法. CN: CN101847773A, 2010-09-29.

[62] 吴旦昱, 陈晓娟, 刘新宇, 李滨. 基于波导的功率合成器. CN: CN101826648A, 2010-09-08.

出版信息

   
发表论文
[1] 姜子林, 吴旦昱, 季尔优, 周磊, 贾涵博. 基于以太网通信的高采样率ADC交织校准实现. 电子测量技术[J]. 2021, 第 2 作者44(20): 53-59, http://lib.cqvip.com/Qikan/Article/Detail?id=7106367515.
[2] 赵浩男, 郭轩, 周磊, 吴旦昱, 武锦. 无采保流水线型ADC中比较器失调后台校准方法与FPGA实现. 微电子学与计算机[J]. 2021, 第 4 作者38(9): 93-98, http://lib.cqvip.com/Qikan/Article/Detail?id=7105634530.
[3] 彭庆尧, 吴旦昱, 周磊, 武锦, 刘新宇. 一种用于直接射频采样ADC的多模式数字下变频器设计. 电子器件[J]. 2021, 第 2 作者44(6): 1314-1321, http://lib.cqvip.com/Qikan/Article/Detail?id=7106681325.
[4] Jia, Hanbo, Guo, Xuan, Wu, Danyu, Zhou, Lei, Luan, Jian, Wu, Nanxun, Huang, Yinkun, Zheng, Xuqiang, Wu, Jin, Liu, Xinyu. A 12-Bit 2.4 GS/s Four-Channel Pipelined ADC with a Novel On-Chip Timing Mismatch Calibration. ELECTRONICS[J]. 2020, 第 3 作者9(6): https://doaj.org/article/6649d333b90e475fb20f384fa8b47e24.
[5] Zheng, Xuqiang, Lv, Fangxu, Zhou, Lei, Wu, Danyu, Wu, Jin, Zhang, Chun, Rhee, Woogeun, Liu, Xinyu. Frequency-Domain Modeling and Analysis of Injection-Locked Oscillators. IEEE JOURNAL OF SOLID-STATE CIRCUITS[J]. 2020, 第 4 作者55(6): 1651-1664, http://dx.doi.org/10.1109/JSSC.2019.2946226.
[6] Luo, Ming, Wu, Danyu, Li, Weizhong, Zeng, Tao, Zhou, Lei, Meng, Lingheng, Li, Xiang, Yu, Shaohua. 100 Gb/s (4 x 25 Gb/s) real-time coherent UDWDM-PON with a large power budget. JOURNAL OF OPTICAL COMMUNICATIONS AND NETWORKING[J]. 2020, 第 2 作者12(2): A204-A213, https://www.webofscience.com/wos/woscc/full-record/WOS:000517829400010.
[7] Zheng, Xuqiang, Ding, Hao, Zhao, Feng, Wu, Danyu, Zhou, Lei, Wu, Jin, Lv, Fangxu, Wang, Jianye, Liu, Xinyu. A 50-112-Gb/s PAM-4 Transmitter With a Fractional-Spaced FFE in 65-nm CMOS. IEEE JOURNAL OF SOLID-STATE CIRCUITS[J]. 2020, 第 4 作者55(7): 1864-1876, https://www.webofscience.com/wos/woscc/full-record/WOS:000543984900012.
[8] Jia, Hanbo, Guo, Xuan, Zheng, Xuqiang, Xu, Xiaodi, Wu, Danyu, Zhou, Lei, Wu, Jin, Liu, Xinyu. A 4-bit 36 GS/s ADC with 18 GHz Analog Bandwidth in 40 nm CMOS Process. ELECTRONICS[J]. 2020, 第 5 作者9(10): https://doaj.org/article/50306666080f4c4a82c7a55036447211.
[9] Jianwen Li, Xuan Guo, Jian Luan, Danyu Wu, Lei Zhou, Nanxun Wu, Yinkun Huang, Hanbo Jia, Xuqiang Zheng, Jin Wu, Xinyu Liu. A 1 GS/s 12-Bit Pipelined/SAR Hybrid ADC in 40 nm CMOS Technology. ELECTRONICS[J]. 2020, 第 4 作者9(2): https://doaj.org/article/2fa435dab08b4c2ab68e2b345a57c5b4.
[10] Ding, Hao, Wu, Danyu, Zheng, Xuqiang, Zhou, Lei, Chen, Teng, Lv, Fangxu, Wang, Jianye, An, Baifeng, Wu, Jin, Liu, Xinyu. A Low-Distortion 20 GS/s Four-Channel Time-Interleaved Sample-and-Hold Amplifier in 0.18 mu m SiGe BiCMOS. ELECTRONICS[J]. 2020, 第 2 作者  通讯作者  9(1): https://www.webofscience.com/wos/woscc/full-record/WOS:000516827000020.
[11] 易政, 郭轩, 郑旭强, 周磊, 季尔优, 吴旦昱. 一种基于40nm CMOS工艺的超宽带高速ADC. 半导体技术[J]. 2020, 第 6 作者45(8): 586-591, http://lib.cqvip.com/Qikan/Article/Detail?id=7102588224.
[12] 汪旭兴, 闫江, 吴旦昱, 周磊, 武锦, 贾涵博, 张飞. 8GS/s-14bit RF-DAC中数字上变频器的ASIC实现. 微电子学与计算机[J]. 2020, 第 3 作者37(1): 27-32, http://lib.cqvip.com/Qikan/Article/Detail?id=7100885404.
[13] 易政, 郭轩, 郑旭强, 季尔优, 吴旦昱. 基于40 nm工艺的单比特超宽带ADC. 固体电子学研究与进展[J]. 2020, 第 5 作者40(4): 275-279, http://lib.cqvip.com/Qikan/Article/Detail?id=7102848654.
[14] Wang, Dong, Zhu, Xiaoge, Guo, Xuan, Luan, Jian, Zhou, Lei, Wu, Danyu, Liu, Huasen, Wu, Jin, Liu, Xinyu. A 2.6 GS/s 8-Bit Time-Interleaved SAR ADC in 55 nm CMOS Technology. ELECTRONICS[J]. 2019, 第 6 作者8(3): https://doaj.org/article/9c5cdb1bc3e6463095463bfb2763ae7d.
[15] Wu, Danyu, Zhou, Lei, Liu, Huasen, Huang, Yinkun, Luan, Jian, Guo, Xuan, Wu, Jin, Liu, Xinyu, IEEE. A 10-GS/s 8-bit SiGe ADC with Isolated 4x4 Analog Input Multiplexer. 2019 IEEE INTERNATIONAL SYMPOSIUM ON CIRCUITS AND SYSTEMS (ISCAS). 2019, 第 1 作者
[16] 吴旦昱. A 10-GS/s 8-bit 4-way interleaved Folding ADC in 0.18um SiGe-BiCMOS. IEICE Electronics Express. 2019, 第 1 作者
[17] Liu, Huasen, Wu, Danyu, Zhou, Lei, Luan, Jian, Guo, Xuan, Wang, Dong, Wu, Jin, Liu, Xinyu. A 1 GS/s 12-bit pipelined folding ADC with a novel encoding algorithm. IEICE ELECTRONICS EXPRESS[J]. 2019, 第 2 作者16(7): https://www.webofscience.com/wos/woscc/full-record/WOS:000465506800001.
[18] Wang, Dong, Guo, Xuan, Zhou, Lei, Wu, Danyu, Luan, Jian, Liu, Huasen, Wu, Jin, Liu, Xinyu. A 3GS/s 12-bit Current-Steering Digital-to-Analog Converter (DAC) in 55 nm CMOS Technology. ELECTRONICS[J]. 2019, 第 4 作者8(4): https://doaj.org/article/6f7d2403bcca42298faa11c3b7430906.
[19] Wang, Dong, Zhou, Lei, Wu, Danyu, Ma, Chonghe, Xue, Jinxin, Guo, Xuan, Luan, Jian, Liu, Huasen, Wu, Jin, Liu, Xinyu. An 8 GSps 14 bit RF DAC With IM3 <-62 dBc up to 3.6 GHz. IEEE TRANSACTIONS ON CIRCUITS AND SYSTEMS II-EXPRESS BRIEFS[J]. 2019, 第 3 作者66(5): 768-772, https://www.webofscience.com/wos/woscc/full-record/WOS:000466944200012.
[20] Luo, Ming, Wu, Danyu, Li, Weizhong, Zeng, Tao, Zhou, Lei, Meng, Lingheng, He, Zhixue, Li, Cai, Li, Xiang, IEEE. Demonstration of Bidirectional Real-Time 100 Gb/s (4x25 Gb/s) Coherent UDWDM-PON with Power Budget of 44 dB. 2019 OPTICAL FIBER COMMUNICATIONS CONFERENCE AND EXHIBITION (OFC). 2019, 第 2 作者http://apps.webofknowledge.com/CitedFullRecord.do?product=UA&colName=WOS&SID=5CCFccWmJJRAuMzNPjj&search_mode=CitedFullRecord&isickref=WOS:000469837300057.
[21] Wang, Dong, Luan, Jian, Guo, Xuan, Zhou, Lei, Wu, Danyu, Liu, Huasen, Ding, Hao, Wu, Jin, Liu, Xinyu. A 5GS/s 8-bit ADC with Self-Calibration in 0.18 mu m SiGe BiCMOS Technology. ELECTRONICS[J]. 2019, 第 5 作者8(2): 
[22] Li, Jianwen, Guo, Xuan, Luan, Jian, Wu, Danyu, Zhou, Lei, Huang, Yinkun, Wu, Nanxun, Jia, Hanbo, Zheng, Xuqiang, Wu, Jin, Liu, Xinyu. A 3GSps 12-bit Four-Channel Time-Interleaved Pipelined ADC in 40 nm CMOS Process. ELECTRONICS[J]. 2019, 第 4 作者8(12): http://dx.doi.org/10.3390/electronics8121551.
[23] Ding, Hao, Zheng, Xuqiang, Wu, Danyu, Zhou, Lei, Wu, Jin, Lv, Fangxu, Wang, Jianye, Liu, Xinyu. A 112-Gb/s PAM-4 Transmitter With a 2-Tap Fractional-Spaced FFE in 65-nm CMOS. IEEE SOLID-STATE CIRCUITS LETTERS[J]. 2019, 第 3 作者2(9): 195-198, 
[24] 薛金鑫, 马崇鹤, 周磊, 吴旦昱, 武锦. 基于CORDIC算法的时域交织结构NCO设计. 电子设计工程[J]. 2019, 第 4 作者27(2): 6-10, http://lib.cqvip.com/Qikan/Article/Detail?id=7001057533.
[25] Liu, Huasen, Wu, Danyu, Zhou, Lei, Huang, Yinkun, Luan, Jian, Guo, Xuan, Wang, Dong, Zheng, Xuqiang, Wu, Jin, Liu, Xinyu. A 10-GS/s 8-bit 4-way interleaved folding ADC in 0.18 mu m SiGe-BiCMOS. IEICE ELECTRONICS EXPRESS[J]. 2019, 第 2 作者16(3): 
[26] 薛金鑫, 马崇鹤, 周磊, 吴旦昱, 武锦. 4GS/s一12bit ADC内置数字下变频器(DDC)的ASIC实现. 微电子学与计算机[J]. 2019, 第 4 作者36(1): 85-89, http://lib.cqvip.com/Qikan/Article/Detail?id=6100137316.
[27] 薛金鑫, 马崇鹤, 周磊, 吴旦昱, 武锦. 4GS/s-12bit ADC内置数字下变频器(DDC)的ASIC实现. 微电子学与计算机[J]. 2019, 第 4 作者36(1): 85-89, https://d.wanfangdata.com.cn/periodical/wdzxyjsj201901018.
[28] 白文帅, 武锦, 吴旦昱, 周磊, 武梦龙. 基于FPGA的超高速时间交织ADC后台校准技术. 电子学报[J]. 2018, 第 3 作者46(8): 2020-2025, http://lib.cqvip.com/Qikan/Article/Detail?id=7000805241.
[29] Guo, Xuan, Wu, Danyu, Zhou, Lei, Liu, Huasen, Wu, Jin, Liu, Xinyu. A 2-GHz 32-bit ROM-based direct-digital frequency synthesizer in 0.13 mu m CMOS. ANALOG INTEGRATED CIRCUITS AND SIGNAL PROCESSING[J]. 2018, 第 2 作者94(1): 127-138, https://www.webofscience.com/wos/woscc/full-record/WOS:000419455000012.
[30] 秦明龙, 魏淑华, 武锦, 吴旦昱. 超高速时间交织ADC通道失配后台校准算法. 微电子学与计算机[J]. 2018, 第 4 作者35(11): 8-12, http://lib.cqvip.com/Qikan/Article/Detail?id=676691170.
[31] Zhu, Xiaoge, Wu, Danyu, Zhou, Lei, Huang, Yinkun, Wu, Jin, Liu, Xinyu. A four-channel time-interleaved 30-GS/s 6-bit ADC in 0.18 mu m SiGe BiCMOS technology. SCIENCE CHINA-INFORMATION SCIENCES. 2017, 第 2 作者60(12): https://www.webofscience.com/wos/woscc/full-record/WOS:000405778300009.
[32] Zhu, Xiaoge, Zhou, Lei, Wu, Danyu, Wu, Jin, Liu, Xinyu. A 400-MS/s 10-b 8 interleaved SAR ADC in 0.13 um CMOS. IEICE ELECTRONICS EXPRESS[J]. 2017, 第 3 作者14(5): https://www.webofscience.com/wos/woscc/full-record/WOS:000397321700014.
[33] 王龙生, 赵彤, 王大铭, 吴旦昱, 周磊, 武锦, 刘新宇, 王安帮. 利用混沌激光多位量化实时产生14 Gb/s的物理随机数. 物理学报[J]. 2017, 第 4 作者66(23): 234205-1, https://wulixb.iphy.ac.cn/cn/article/doi/10.7498/aps.66.234205.
[34] 朱晓葛, 吴旦昱, 周磊, 马崇鹤, 王丹丹, 栾舰, 黄银坤, 武锦, 刘新宇. A 6 mW 325 MS/s 8 bit SAR ADC with backgroud offset calibration. IEICE ELECTRONICS EXPRESS[J]. 2017, 第 2 作者http://159.226.55.106/handle/172511/18014.
[35] 刘新宇, 周磊, 吴旦昱, 黄银坤, 武锦, 朱晓葛. A four-channel time-interleaved 30-GS/s 6-bit ADC in 0.18 um SiGe BiCMOS technology. SCIENCE CHINA[J]. 2017, 第 3 作者http://159.226.55.106/handle/172511/18012.
[36] Wang LongSheng, Zhao Tong, Wang DaMing, Wu DanYu, Zhou Lei, Wu Jin, Liu XinYu, Wang AnBang. 14-Gb/s physical random numbers generated in real time by using multi-bit quantization of chaotic laser. ACTA PHYSICA SINICA[J]. 2017, 第 4 作者66(23): https://www.webofscience.com/wos/woscc/full-record/WOS:000417504800019.
[37] Guo, Xuan, Wu, Danyu, Zhou, Lei, Liu, Huasen, Wu, Jin, Liu, Xinyu. High speed high resolution direct digital frequency synthesizer with non-linear DAC coarse quantization and ROM-based piecewise linear interpolation. ANALOG INTEGRATED CIRCUITS AND SIGNAL PROCESSING[J]. 2017, 第 2 作者90(1): 263-272, https://www.webofscience.com/wos/woscc/full-record/WOS:000391922200025.
[38] 周磊, 吴旦昱, 郭轩, 刘新宇, 武锦, 刘华森. A 2-GHz 32-bit ROM-based direct-digital frequency synthesizer in 0.13 μm CMOS. ANALOG INTEGRATED CIRCUITS AND SIGNAL PROCESSING[J]. 2017, 第 2 作者http://159.226.55.106/handle/172511/18004.
[39] Zhu, Xiaoge, Wu, Danyu, Zhou, Lei, Ma, Chonghe, Wang, Dandan, Luan, Jian, Huang, Yinkun, Wu, Jin, Liu, Xinyu. A 6 mW 325 MS/s 8 bit SAR ADC with background offset calibration. IEICE ELECTRONICS EXPRESS[J]. 2017, 第 2 作者14(11): https://www.webofscience.com/wos/woscc/full-record/WOS:000405134300008.
[40] Wang, Longsheng, Zhao, Tong, Wang, Daming, Wu, Danyu, Zhou, Lei, Wu, Jin, Liu, Xinyu, Wang, Yuncai, Wang, Anbang. Real-Time 14-Gbps Physical Random Bit Generator Based on Time-Interleaved Sampling of Broadband White Chaos. IEEE PHOTONICS JOURNAL[J]. 2017, 第 4 作者9(2): https://doaj.org/article/12c61ec6240846b9815df16a2b7f581c.
[41] Wu Danyu, Zhou Lei, Huang Yinkun, Wang Peng, Wu Jin, Jin Zhi, Liu Xinyu, IEEE. A 30GS/s 6bit SiGe ADC with input bandwidth over 18GHz and full data rate interface. 2016 IEEE BIPOLAR/BICMOS CIRCUITS AND TECHNOLOGY MEETING (BCTM). 2016, 第 1 作者90-93, 
[42] Guo Xuan, Wu Danyu, Zhou Lei, Liu Huasen, Wu Jin, Liu Xinyu, IEEE. A 4-GHz 32-bit Direct Digital Frequency Synthesizer in 0.25 mu m SiGe HBT with SFDR > 46 dBc up to Nyquist bandwidth. 2016 IEEE BIPOLAR/BICMOS CIRCUITS AND TECHNOLOGY MEETING (BCTM). 2016, 第 2 作者86-89, 
[43] Jiang Fan, Wu DanYu, Zhou Lei, Wu Jin, Jin Zhi, Liu XinYu. A 4-GS/s 8-bit two-channel time-interleaved folding and interpolating ADC. SCIENCE CHINA-INFORMATION SCIENCES[J]. 2014, 第 2 作者57(1): http://www.irgrid.ac.cn/handle/1471x/1089104.
[44] Jiang, Fan, Wu, Danyu, Zhou, Lei, Huang, Yinkun, Wu, Jin, Jin, Zhi, Liu, Xinyu. A wideband calibration-free 1.5-GS/s 8-bit analog-to-digital converter with low latency. ANALOG INTEGRATED CIRCUITS AND SIGNAL PROCESSING[J]. 2014, 第 2 作者81(1): 341-348, http://www.irgrid.ac.cn/handle/1471x/1089105.
[45] 吴旦昱. A 4GS/s 8bit ADC Fabricated in 0.35um SiGeBiCMOS Technology. IEEE Bipolar/BiCMOS Circuits and Technology Meeting. 2013, 第 1 作者
[46] Wu Danyu, Jiang Fan, Zhou Lei, Wu Jin, Huang Yinkun, Jin Zhi, Liu Xinyu, IEEE. A 4GS/s 8bit ADC Fabricated in 0.35 mu m SiGe BiCMOS Technology. 2013 IEEE BIPOLAR/BICMOS CIRCUITS AND TECHNOLOGY MEETING (BCTM). 2013, 第 1 作者69-72, 
[47] Wu Jin, Chen Jianwu, Wu Danyu, Zhou Lei, Jiang Fan, Jin Zhi, Liu Xinyu. A 4 GHz 32 bit direct digital frequency synthesizer based on a novel architecture. JOURNAL OF SEMICONDUCTORS[J]. 2013, 第 3 作者34(11): 115007-1, http://sciencechina.cn/gw.jsp?action=detail.jsp&internal_id=5010289&detailType=1.
[48] Huang Yinkun, Wu Danyu, Zhou Lei, Jiang Fan, Wu Jin, Jin Zhi. A 23 GHz low power VCO in SiGe BiCMOS technology. JOURNAL OF SEMICONDUCTORS[J]. 2013, 第 2 作者34(4): 045003-1,  http://dx.doi.org/10.1088/1674-4926/34/4/045003.
[49] Zhou, Lei, Wu, Danyu, Jiang, Fan, Wu, Jin, Jin, Zhi, Liu, Xinyu. Design of a 1.1 GSps 12 bit digital to analog convertor with 56 dBc SFDR at Nyquist frequency. ANALOG INTEGRATED CIRCUITS AND SIGNAL PROCESSING[J]. 2013, 第 2 作者74(2): 491-498, https://www.webofscience.com/wos/woscc/full-record/WOS:000313722700020.
[50] Cao YuXiong, Wu DanYu, Liu XinYu, Jin Zhi. Broad-band direct QPSK modulator/demodulator for wireless gigabit communication. CHINESE SCIENCE BULLETIN[J]. 2013, 第 2 作者58(3): 427-432, https://www.webofscience.com/wos/woscc/full-record/WOS:000313962600015.
[51] Yao Hongfei, Wang Xiantai, Wu Danyu, Su Yongbo, Cao Yuxiong, Ge Ji, Ning Xiaoxi, Jin Zhi. W-band push-push monolithic frequency doubler in 1-μm InP DHBT technology. JOURNAL OF SEMICONDUCTORS[J]. 2013, 第 3 作者34(9): 095006-1, http://sciencechina.cn/gw.jsp?action=detail.jsp&internal_id=4980035&detailType=1.
[52] Jiang, Fan, Wu, Danyu, Zhou, Lei, Wu, Jin, Jin, Zhi, Liu, Xinyu. An 8-bit 1 GS/s folding and interpolating ADC with a base-4 architecture. ANALOG INTEGRATED CIRCUITS AND SIGNAL PROCESSING[J]. 2013, 第 2 作者76(1): 139-146, https://www.webofscience.com/wos/woscc/full-record/WOS:000320888500014.
[53] Zhou Lei, Wu Danyu, Jiang Fan, Wu Jin, Jin Zhi, Liu Xinyu, IEEE. A 2GSps 12bit DAC with SFDR > 57.5dBc up to Nyquist bandwidth. 2013 IEEE BIPOLAR/BICMOS CIRCUITS AND TECHNOLOGY MEETING (BCTM). 2013, 第 2 作者219-222, 
[54] Zhou Lei, Wu Danyu, Jiang Fan, Jin Zhi, Liu Xinyu. A 10 Gsps 8 bit digital-to-analog converter with a built-in self-test circuit. JOURNAL OF SEMICONDUCTORS[J]. 2013, 第 2 作者34(12): 125007-1, http://sciencechina.cn/gw.jsp?action=detail.jsp&internal_id=5010307&detailType=1.
[55] Wu, Danyu, Chen, Jianwu, Chen, Gaopeng, Liu, Xinyu, Jin, Zhi, Chen, Jinghong. An ultra-high-speed direct digital synthesizer with nonlinear DAC and wave correction ROM. ANALOG INTEGRATED CIRCUITS AND SIGNAL PROCESSING[J]. 2012, 第 1 作者73(1): 291-300, https://www.webofscience.com/wos/woscc/full-record/WOS:000309130700030.
[56] 林庆良, 吴旦昱, 周磊, 刘新宇, 金智. 低失配GaAs HBT 1.5bit高速模数转换器设计. 半导体技术[J]. 2012, 第 2 作者37(9): 684-688, http://lib.cqvip.com/Qikan/Article/Detail?id=43104598.
[57] Chen JianWu, Wu DanYu, Zhou Lei, Wu Jin, Jin Zhi, Liu XinYu. A 5.3-GHz 32-bit accumulator designed for direct digital frequency synthesizer. CHINESE SCIENCE BULLETIN[J]. 2012, 第 2 作者57(19): 2480-2487, http://lib.cqvip.com/Qikan/Article/Detail?id=42327093.
[58] 曹玉雄, 苏永波, 吴旦昱, 金智, 王显泰, 刘新宇. 75GHz 13.92dBm InP DHBT共射共基功率放大器. 红外与毫米波学报[J]. 2012, 第 3 作者31(4): 294-297,301, http://lib.cqvip.com/Qikan/Article/Detail?id=42993491.
[59] Cao YuXiong, Su YongBo, Wu DanYu, Jin Zhi, Wang XianTai, Liu XinYu. A 75 GHz 13.92 dBm InP DHBT cascode power amplifier. JOURNAL OF INFRARED AND MILLIMETER WAVES[J]. 2012, 第 3 作者31(4): 294-+, https://www.webofscience.com/wos/woscc/full-record/WOS:000309153400002.
[60] Ge, Ji, Cao, Yuxiong, Wu, Danyu, Su, YongBo, Jin, Zhi, Liu, Xinyu. A Combined Model With Electrothermal Coupling and Electromagnetic Simulation for Microwave Multifinger InP-Based DHBTs. IEEE TRANSACTIONS ON ELECTRON DEVICES[J]. 2012, 第 3 作者59(3): 673-679, https://www.webofscience.com/wos/woscc/full-record/WOS:000300580600020.
[61] Ge, Ji, Yao, HongFei, Wu, DanYu, Cao, YuXiong, Su, YongBo, Wang, XianTai, Ning, XiaoXi, Jin, Zhi. 5.8dBm P-1dB, high gain W-band low-noise amplifier using high breakdown voltage InP/InGaAs DHBT technology. ELECTRONICS LETTERS[J]. 2012, 第 3 作者48(24): 1543-1544, https://www.webofscience.com/wos/woscc/full-record/WOS:000314296600019.
[62] Zhou Lei, Wu Danyu, Chen Jianwu, Jin Zhi, Liu Xinyu. 12.5 Gbps 1:16 DEMUX IC with high speed synchronizing circuits. 半导体学报[J]. 2011, 第 2 作者32(12): 125010-1, http://lib.cqvip.com/Qikan/Article/Detail?id=40217702.
[63] Cao Yuxiong, Wu Danyu, Chen Gaopeng, Jin Zhi, Liu Xinyu. Ka-band IQ vector modulator employing GaAs HBTs. 半导体学报[J]. 2011, 第 2 作者32(6): 065005-1, http://lib.cqvip.com/Qikan/Article/Detail?id=38149211.
[64] Chen JianWu, Wang Li, Wu DanYu, Chen GaoPeng, Jin Zhi, Liu XinYu. A 6-GHz ROM suitable for DDFS application in GaAs HBT technology. CHINESE SCIENCE BULLETIN[J]. 2011, 第 3 作者56(21): 2291-2296, http://lib.cqvip.com/Qikan/Article/Detail?id=38459053.
[65] CHEN JianWu, WANG Li, WU DanYu, CHEN GaoPeng, JIN Zhi, LIU XinYu. A 6-GHz ROM suitable for DDFS application in GaAs HBT technology. 中国科学通报:英文版[J]. 2011, 第 3 作者56(21): 2291-2296, http://lib.cqvip.com/Qikan/Article/Detail?id=38459053.
[66] Wu Danyu, Zhou Lei, Guo Jiannan, Liu Xinyu, Jin Zhi, Chen Jianwu. A 4 GS/s 4 bit ADC with 3.8 GHz analog bandwidth in GaAs HBT technology. 半导体学报[J]. 2011, 第 1 作者32(6): 065007-1, http://lib.cqvip.com/Qikan/Article/Detail?id=38149213.
[67] 曹玉雄, 吴旦昱, 陈高鹏, 金智, 刘新宇. Ka-band IQ vector modulator employing GaAs HBTs. 半导体学报[J]. 2011, 第 2 作者32(6): 065005-1, http://lib.cqvip.com/Qikan/Article/Detail?id=38149211.
[68] Wu Danyu, Zhou Lei, Guo Jiannan, Liu Xinyu, Jin Zhi, Chen Jianwu. A 4 GS/s 4 bit ADC with 3.8 GHz analog bandwidth in GaAs HBT technology. 半导体学报[J]. 2011, 第 1 作者32(6): 065007-1, http://lib.cqvip.com/Qikan/Article/Detail?id=38149213.
[69] 周磊, 吴旦昱, 陈建武, 金智, 刘新宇. 12.5 Gbps 1:16 DEMUX IC with high speed synchronizing circuits. 半导体学报[J]. 2011, 第 2 作者32(12): 144-148, http://lib.cqvip.com/Qikan/Article/Detail?id=40217702.
[70] 陈建武, 王丽, 吴旦昱, 陈高鹏, 金智, 刘新宇. 应用于直接数字频率合成器的6-GHzGaAsHBT只读存储器. 科学通报[J]. 2011, 第 3 作者56(13): 1065-1070, http://lib.cqvip.com/Qikan/Article/Detail?id=37935307.
[71] Wu Danyu, Chen Gaopeng, Chen Jianwu, Liu Xinyu, Zhao Lixin, Jin Zhi, IEEE, Boeck G. A 6GHz Direct Digital Synthesizer MMIC with Nonlinear DAC and Wave Correction ROM. 2010 IEEE RADIO FREQUENCY INTEGRATED CIRCUITS RFIC SYMPOSIUM. 2010, 第 1 作者421-424, 
[72] 陈高鹏, 吴旦昱, 金智, 刘新宇. An ultra-high-speed direct digital frequency synthesizer implemented in GaAs HBT technology. 半导体学报[J]. 2010, 第 2 作者83-87, http://lib.cqvip.com/Qikan/Article/Detail?id=34155770.
[73] 吴旦昱, 陈晓娟, 刘新宇. Ka波段16W脉冲功率放大器的研制. 半导体技术[J]. 2010, 第 1 作者35(6): 589-593, http://lib.cqvip.com/Qikan/Article/Detail?id=34196836.
[74] Chen Gaopeng, Wu Danyu, Jin Zhi, Liu Xinyu. An ultra-high-speed direct digital frequency synthesizer implemented in GaAs HBT technology. 半导体学报[J]. 2010, 第 2 作者065002-1, http://lib.cqvip.com/Qikan/Article/Detail?id=34155770.
[75] Wang Xiantai, Jin Zhi, Wu Danyu, Shen Huajun, Liu Xinyu. A 10 GHz high-efficiency and low phase-noise negative-resistance oscillator optimized with a virtual loop model. 半导体学报[J]. 2009, 第 3 作者75-78, http://lib.cqvip.com/Qikan/Article/Detail?id=32337832.
[76] 王显泰, 金智, 吴旦昱, 申华军, 刘新宇. A 10 GHz high-efficiency and low phase-noise negative-resistance oscillator optimized with a virtual loop model. 半导体学报[J]. 2009, 第 3 作者75-78, http://lib.cqvip.com/Qikan/Article/Detail?id=32337832.
[77] 陈高鹏, 吴旦昱, 陈晓娟, 刘新宇, 李滨. Ku波段脉冲功率放大器稳定性和效率研究. 半导体技术[J]. 2008, 第 2 作者28-31, http://lib.cqvip.com/Qikan/Article/Detail?id=1004013192.

科研活动

   
科研项目
( 1 ) 5G 高性能基站A/D、D/A 转换器试验样片研发及系统级验证, 参与, 国家任务, 2016-01--2018-12
( 2 ) 高速宽频A/D转换器, 负责人, 国家任务, 2017-01--2020-12
( 3 ) 3Gsps 12bit ADC和双通道6Gsps 16bit DAC 关键电路及样片研制, 负责人, 国家任务, 2020-01--2021-12
( 4 ) 高端示波器样机研制, 负责人, 中国科学院计划, 2020-01--2022-12