基本信息
郝晓冉  女  硕导  中国科学院微电子研究所
email: haoxiaoran@ime.ac.cn
address: 北京市朝阳区北土城西路3号中科院微电子研究所
postalCode:

招生信息

   
招生专业
080902-电路与系统
080903-微电子学与固体电子学
085400-电子信息
招生方向
人工智能硬件加速技术
计算机体系结构
新型非易失存储器应用技术

教育背景

2005-09--2011-07   北京邮电大学   博士研究生
2002-09--2005-07   山东大学   硕士研究生
1998-09--2002-07   山东大学   学士

工作经历

   
工作简历
2011-07~现在, 中科院微电子研究所, 副研究员
2005-09~2011-07,北京邮电大学, 博士研究生
2002-09~2005-07,山东大学, 硕士研究生
1998-09~2002-07,山东大学, 学士

专利与奖励

   
专利成果
( 1 ) 非易失内存的访问方法、装置、内存控制器、设备与介质, 2021, 第 3 作者, 专利号: 202010063832.3

( 2 ) 非易失缓存数据预取方法、装置、电子设备及存储介质, 2020, 第 3 作者, 专利号: 202011175433.2

( 3 ) 一种混合内存的管理方法、系统、设备及介质, 2019, 第 3 作者, 专利号: 201910617644.8

( 4 ) 一种数据存储方法及装置, 2019, 第 1 作者, 专利号: 201910905962.4

( 5 ) 一种数据写入方法及装置, 2016, 第 3 作者, 专利号: 201610294604.0

( 6 ) 一种闪存缓存区的管理方法及系统, 2016, 第 3 作者, 专利号: 201610324044.9

( 7 ) 一种基于PCM的系统启动方法, 2014, 第 3 作者, 专利号: 201410188631.0 

( 8 ) 一种基于混合内存的系统休眠、唤醒方法及装置, 2014, 第 3 作者, 专利号: 201410175724.X

( 9 ) 一种混合内存访问情况的记录方法及其系统, 2014, 第 3 作者, 专利号: 201410175738.1     

( 10 ) 一种内存块控制方法及装置, 2014, 第 3 作者, 专利号: 201410177696.5

( 11 ) 一种数据处理方法、数据查找方法及系统, 2014, 第 3 作者, 专利号: 201410341206.0

( 12 ) 基于混合内存的Linux系统的关机、开机方法及系统, 2014, 第 3 作者, 专利号: 201410132590.3  

( 13 ) 一种存储器的访问方法及装置, 2014, 第 3 作者, 专利号: 201410138487.X

( 14 ) 基于内存的数据存储方法、装置、处理器和电子设备, 2014, 第 3 作者, 专利号: 201410071983.8

( 15 ) 智能家居控制方法、装置、MCU及系统, 2013, 第 3 作者, 专利号: 201310150829.5

( 16 ) 一种计算机系统的关机方法、开机方法、装置及系统, 2013, 第 3 作者, 专利号: 201310143990.X

( 17 ) 相变存储器的数据写入方法及装置, 2013, 第 3 作者, 专利号: 201310105405.7

( 18 ) 一种内存结构的调度方法和装置, 2013, 第 3 作者, 专利号: 201310044815.5

出版信息

   
发表论文
(1) Write-awareness prefetching for non-volatile cache in energy-constrained IoT device, IEICE ELECTRONICS EXPRESS, 2022, 第 3 作者
(2) Elastic adaptive prefetching for non-volatile cache in IoT terminals, IEICE ELECTRONICS EXPRESS, 2022, 第 3 作者
(3) a method to extend available main memory for computer systems, 中国科学院大学学报, 2021, 第 1 作者
(4) Multi-Sensor Data Fusion Algorithm for Indoor Fire Early Warning Based on BP Neural Network, INFORMATION, 2021, 第 3 作者
(5) 面向物联网应用的DRAM与STT-MRAM异构内存系统, Heterogeneous DRAM and STT⁃MRAM main memory system for IoT applications, 电子设计工程, 2020, 第 3 作者
(6) An Energy-Efficient and Fast Scheme for Hybrid Storage Class Memory in an AIoT Terminal System, ELECTRONICS, 2020, 第 3 作者
(7) Fast cacheline-based data replacement for hybrid DRAM and STT-MRAM main memory, IEICE ELECTRONICS EXPRESS, 2020, 第 3 作者
(8) 一种面向边缘计算的混合内存系统, A Hybrid Memory System for Edge Computing, 北京邮电大学学报, 2020, 第 3 作者
(9) 基于混合内存的存储系统优化方案, Optimization scheme of memory system based on hybrid main memory, 电子设计工程, 2019, 第 3 作者
(10) 面向数据密集型应用的细粒度内存管理方案, 北京邮电大学学报, 2017, 第 3 作者
(11) 基于生命值敏感的闪存数据库缓冲区替换算法, Life-aware buffer management algorithm for flash-based databases, 吉林大学学报. 工学版, 2017, 第 3 作者
(12) LAB-LRU: A Life-Aware Buffer Management Algorithm for NAND Flash Memory, IEICE TRANSACTIONS ON INFORMATION AND SYSTEMS, 2016, 第 3 作者
(13) Fine-grained Data Management for DRAM-SSD Hybrid Main Memory Architecture, IEICE TRANSACTIONS ON INFORMATION AND SYSTEMS, 2016, 第 4 作者
(14) 基于PDRAM混合内存架构的Linux内存管理算法, 微电子学与计算机, 2014, 第 3 作者
(15) 一种基于访存行为地址映射机制的混合内存系统, 小型微型计算机系统, 2014, 第 3 作者
(16) 一种混合内存系统访存热点控制方法, 微电子学与计算机, 2014, 第 3 作者
(17) 基于PCRAM主存系统的访问机制, 微电子学与计算机, 2014, 第 3 作者

科研活动

   
科研项目
( 1 ) 芯片可靠性仿真与高良率分析EDA工具应用验证, 负责人, 国家任务, 2022-11--2025-10