基本信息
张锋  男  博导  中国科学院微电子研究所
电子邮件: zhangfeng_ime@ime.ac.cn
通信地址: 北京市朝阳区北土城西路3号
邮政编码: 100029

招生信息

   
招生专业
080903-微电子学与固体电子学
085400-电子信息
招生方向
集成电路设计技术
智能计算设计
存储器设计

教育背景

2000-08--2005-09   中国科学院微电子研究所   博士

工作经历

   
工作简历
2017-04~现在, 中国科学院微电子研究所, 研究员
2010-07~2017-04,中国科学院微电子研究所, 副研究员
2005-08~2010-07,中国科学院计算技术研究所, 高级工程师
2000-08~2005-09,中国科学院微电子研究所, 博士

教授课程

文献阅读

专利与奖励

   
专利成果
( 1 ) RFID认证方法、RFID标签、RFID阅读器以及RFID系统, 2019, 第 1 作者, 专利号: 201911167334

( 2 ) 三维阻变存储阵列、译码电路以及存储系统, 2019, 第 1 作者, 专利号: 201910623077

( 3 ) 一种基于忆阻器RRAM的乘法器, 2018, 第 1 作者, 专利号: 201811215360

出版信息

   
发表论文
(1) A Homogeneous, Reconfigurable and Efficient Implementation of PUF in 3D Selector-free RRAM, IEEE Transactions on Electron Devices, 2021, 通讯作者
(2) A CRP-Space-Extended RRAM PUF With In-Cell Zero-Overhead Salicide-Blocked Contact, IEEE Transactions on Electron Devices, 2021, 通讯作者
(3) A 108 F²/Bit Fully Reconfigurable RRAM PUF Based on Truly Random Dynamic Entropy of Jitter Noise, IEEE Transactions on Circuits and Systems I: Regular Papers, 2020, 通讯作者
(4) An Ultracompact Switching-Voltage-Based Fully Reconfigurable RRAM PUF With Low Native Instability, IEEE Transactions on Electron Devices, 2020, 通讯作者
(5) A ReRAM-Based Computing-in-Memory Convolutional-Macro With Customized 2T2R Bit-Cell for AIoT Chip IP Applications, IEEE Transactions on Circuits and Systems II: Express Briefs, 2020, 通讯作者
(6) 从器件角度看7纳米技术节点电路优化的新型通用紧凑型模型方法, A Novel General Compact Model Approach for 7-nm Technology Node Circuit Optimization From Device Perspective and Beyond, IEEE Journal of electron device society, 2020, 通讯作者
(7) Demonstration of 3D Convolution Kernel Function Based on 8-Layer 3D Vertical Resistive Random Access Memory, IEEE electron device letter, 2020, 通讯作者
(8) Physics-Based Device-Circuit Cooptimization Scheme for 7-nm Technology Node SRAM Design and Beyond, IEEE transactions on electron device, 2020, 通讯作者
(9) A Few-Step and Low-Cost Memristor Logic Based on MIG Logic for Frequent-Off Instant-On Circuits in IoT Applications, IEEE transactions on circuits and systems II, 2019, 通讯作者
(10) Effect of moisture stress on the resistance of hfo2/taox-based 8-layer 3d vertical resistive random access memory, IEEE Electron Device Letters, 2019, 通讯作者
(11) A Universal Compact Model for Drift and Diffusion Memristor in Neuromorphic Circuit Applications, IEEE transactions on electron devices, 2018, 通讯作者
(12) A high speed low jitter LVDS output driver for serial links, Analog Integrated Circuits and Signal Processing , 2011, 通讯作者
(13)  Baoxia Fan,Zhuo Gao ,Feng Zhang, et al ,”The implementation and design methodology of a quad-core version Godson-3 microprocessor.,  Circuits and Systems 2009. MWSCAS 09. 52nd IEEE International Midwest Symposium on 2009, 2009, 第 4 作者
(14)  A Low Latency Transceiver Macro With Robust Design Technique For Processor Interface, .2009 IEEE Asian Solid state circuit conference, 2009, 第 1 作者
(15)  A PVT Tolerant sub-mA PLL for High Speed Link, Chinese Journal of Semiconductors, 2008, 第 3 作者
(16) A 10Gb/s Wire-line Transeiver With Half Rate Period Calibration CDR Lower Power Techniques., The IEEE International Symposium on Circuits and Systems (ISCAS)2008, 2008, 第 4 作者
发表著作
( 1 ) 低功耗集成电路, low power integrated circuit, 科学出版社, 2017-11, 第 1 作者
( 2 ) 集成电路验证, integrated circuit verification, 科学出版社, 2017-12, 第 2 作者

科研活动

   
科研项目
( 1 ) RRAM外围电路设计关键技术, 负责人, 国家任务, 2011-01--2013-12
( 2 ) 面向高带宽应用的高速串行接口电路关键技术研究, 负责人, 国家任务, 2015-01--2018-12
( 3 ) 高密度阻变存储器材料及器件集成技术研究, 负责人, 国家任务, 2018-05--2022-04
( 4 ) 存算一体模拟器和验证系统设计, 参与, 中国科学院计划, 2020-01--2024-12
( 5 ) 面向物联网的常关型非易失智能计算芯片, 参与, 国家任务, 2018-01--2022-12