基本信息
张铁军  男  硕导  中国科学院声学研究所
电子邮件: zhtiej@mail.ioa.ac.cn
通信地址: 海淀区北四环西路21号
邮政编码: 100190

招生信息

   
招生专业
081002-信号与信息处理
招生方向
信号与信息处理,VLSI信号处理,高性能DSP体系结构

教育背景

1999-09--2002-07   中国科学院声学研究所   博士
1996-09--1999-05   华北工学院   硕士
1992-09--1996-07   河北科技大学   本科

工作经历

   
工作简历
2011-12~现在, 中国科学院声学研究所, 研究员
2004-09~现在, 中国科学院声学研究所, 副研究员
2002-07~现在, 中国科学院声学研究所, 助理研究员
1999-09~2002-07,中国科学院声学研究所, 博士
1996-09~1999-05,华北工学院, 硕士
1992-09~1996-07,河北科技大学, 本科

教授课程

EDA原理及应用

专利与奖励

   
专利成果
( 1 ) 动态随机访问存储器的刷新方法, 2013, 第 3 作者, 专利号: 201310541616.5

( 2 ) 一种基于标志位访问踪迹的指令高速缓冲存储器, 2013, 第 1 作者, 专利号: 201310159643.6

( 3 ) 一种循环缓冲装置以及循环缓冲方法, 2013, 第 1 作者, 专利号: 201310100176.X

( 4 ) 降低指令高速缓冲存储器功耗的方法及装置, 2012, 第 1 作者, 专利号: 201210365854.0

( 5 ) 一种指令高速缓冲存储器装置及其控制方法, 2012, 第 1 作者, 专利号: 201210242426.9

( 6 ) 一种存储器控制电路及其控制的向量数据寻址方法, 2012, 第 1 作者, 专利号: 201210048577.0

( 7 ) 一种处理器装置及其循环处理方法, 2011, 第 1 作者, 专利号: 201110319091.1

( 8 ) 一种微处理器子程序调用的处理方法及其装, 2011, 第 1 作者, 专利号: 201110300283.8

( 9 ) 一种具有大线性工作范围的变频装置, 2011, 第 5 作者, 专利号: 201110026144.0

出版信息

   
发表论文
(1)  A novel algorithm for callgraph traversal in Cross-Module compilation based on Graph Theory, Journal of Computational Information Systems,, 2014, 第 2 作者
(2) Color Constancy based on Image Maximum Entropy Blocks, Journal of Computational Information Systems, 2014, 第 3 作者
(3) 软硬件协同循环优化方法的设计与实现, 计算机辅助设计与图形学学报, 2013, 第 3 作者
(4) 面向推断执行处理器的trace压缩方法, 计算机辅助设计与图形学学报, 2013, 第 4 作者
(5) An Optimized Hardware Architecture for Intra Prediction in H.264 Decoder, 2013 IEEE 10th Conference on ASIC (ASICON 2013), 2013, 第 4 作者
(6) 可复用微处理器片上调试功能的设计与实现, 计算机辅助设计与图形学学报, 2012, 第 4 作者
(7) Transaction Level Modeling of Processor based on UVM, 2012 Second International Conference on Electronics, Communications and Control(ICECC 2012), 2012, 第 4 作者
(8) 一种基于JTAG接口的片上调试与性能分析方法, 微电子学与计算机, 2012, 第 4 作者
(9) Design and Implementation of a Dynamic Loop Buffer by Reusing the Instruction Buffer, 2012 Second International Conference on Electronics, Communications and Control(ICECC 2012), 2012, 第 4 作者
(10) A Test Approach of Combining Partial Scan with Functional Testing for High Performance Processors, 2011 IEEE 9th Conference on ASIC (ASICON 2011), 2011, 第 3 作者
(11) A High-Performance Framework For Instruction-Set Simulator, Lecture Notes in Electrical Engineering 2011[C]. Springer, 2011, 第 3 作者
(12) Improvement on Branch Scheduling for VLIW Architecture, 2011 IEEE 9th Conference on ASIC (ASICON 2011), 2011, 第 3 作者
(13) Accelerating Processor Verification Based On ESL Model, Lecture Notes in Electrical Engineering 2011[C]. Springer, 2011, 第 4 作者

科研活动

   
科研项目
( 1 ) 核高基“面向终端应用的高性能、低功耗嵌入式DSP”, 参与, 国家任务, 2009-01--2012-06
( 2 ) 3D人脸识别, 参与, 企业委托, 2016-02--2018-12