基本信息
肖俊华  男  硕导  中国科学院计算技术研究所
电子邮件: xiaojunhua@ict.ac.cn
通信地址: 科学院南路6号,中科院计算所,微处理器中心834#
邮政编码: 100190

研究领域

计算机体系结构

并行计算机系统

高性能微处理器设计

处理器微体系结构

计算机系统性能分析和评估

招生信息

招收本科为计算机科学和技术专业的硕士研究生

招生专业
081201-计算机系统结构
085211-计算机技术
招生方向
计算机体系结构,微处理器设计,计算机系统性能分析
计算机体系结构

教育背景

2000-09--2008-07   中国科学院计算技术研究所   博士研究生学位
学历
中国科学院 计算技术研究所 博士研究生

学位
计算机系统结构 博士学位

工作经历

2008年于中国科学院计算技术研究所获工学博士学位。现为中国科学院计算技术研究所副研究员、硕士生导师。主要研究方向为计算机体系结构和微处理器设计,从事龙芯高性能处理器的研制,参与处理器结构设计、处理器性能分析、逻辑设计和处理器前瞻技术研究等。参与多项国家863高技术研究项目,国家973重大基础研究项目,国家“核高基”科技重大专项项目。出版教材1部,发表论文20余篇,曾获得中国计算机学会王选奖一等奖。

工作简历
2015-08~现在, 中国科学院计算技术研究所, 高级工程师
2008-07~2015-08,中国科学院计算技术研究所, 助理研究员

教授课程

计算机组成原理
汇编语言
高级操作系统
高级操作系统-中科院计算所
高级操作系统 - 中科院计算所

专利与奖励

   
专利成果
( 1 ) 数据预取方法、处理器和设备, 发明, 2020, 第 5 作者, 专利号: CN107193757B
( 2 ) 攻击检测装置、系统及方法, 发明, 2020, 第 2 作者, 专利号: CN107798241B
( 3 ) 一种数据处理方法、装置、设备以及介质, 发明, 2020, 第 3 作者, 专利号: CN110647975A
( 4 ) 一种运算装置及其处理方法, 发明, 2020, 第 4 作者, 专利号: CN110659445A
( 5 ) 内核钩子函数保护方法、装置、设备以及存储介质, 发明, 2019, 第 3 作者, 专利号: CN109446755A

出版信息

   
发表论文
[1] 张志超, 王剑, 章隆兵, 肖俊华. 面向目标检测的卷积神经网络优化方法. 高技术通讯[J]. 2022, 32(3): 227-238, http://lib.cqvip.com/Qikan/Article/Detail?id=7107081746.
[2] 张志超, 王剑, 章隆兵, 肖俊华. 基于软硬件协同加速的关系网络推理优化方法. 高技术通讯[J]. 2022, [3] 张志超, 王剑, 章隆兵, 肖俊华. 基于FPGA的浮点可分离卷积神经网络加速方法. 高技术通讯[J]. 2022, 32(5): 441-453, http://lib.cqvip.com/Qikan/Article/Detail?id=7107618143.
[4] Liqiong Yang, Linfeng Wang, Junhua Xiao, Longbing Zhang, Jian Wang. A 1.2 V,3.1%3σ-accuracy thermal sensor analog front-end circuit in 12 nm CMOS process. 半导体学报:英文版[J]. 2021, 42(3): 54-59, http://lib.cqvip.com/Qikan/Article/Detail?id=7104115304.
[5] 李文青, 吴畏, 章隆兵, 肖俊华, 王剑. 处理器访存子系统关键队列的性能建模. 高技术通讯[J]. 2020, 30(7): 655-665, https://kns.cnki.net/KCMS/detail/detail.aspx?dbcode=CJFQ&dbname=CJFDLAST2020&filename=GJSX202007002&v=MTA5NTkxRnJDVVI3cWVaK1J2RmluaFdyM09JaWZZZHJHNEhOSE1xSTlGWm9SOGVYMUx1eFlTN0RoMVQzcVRyV00=.
[6] 章隆兵, 李磊, 肖俊华, 贺晓, 王剑. 一种基于硬件的快速确定性重放方法. 高技术通讯[J]. 2017, 27(6): 487-494, http://lib.cqvip.com/Qikan/Article/Detail?id=673376212.
[7] 刘天义, 肖俊华, 章隆兵, 沈海华. 提升处理器指针追逐访存性能的指令标签辅助的数据预取机制. 高技术通讯[J]. 2017, 27(11): 907-915, http://lib.cqvip.com/Qikan/Article/Detail?id=674626270.
[8] Wang Lei, Liu Shaoli, Lu Chao, Zhang Longbing, Xiao Junhua, Wang Jian, Chen Y, Ienne O, Ji Q. Stable Matching Scheduler for Single-ISA Heterogeneous Multi-core Processors. ADVANCED PARALLEL PROCESSING TECHNOLOGIES, APPT 2015null. 2015, 9231: 45-59, [9] 李磊, 陈云霁, 章隆兵, 肖後华. 基于可行序的数据竞争检测. 高技术通讯[J]. 2014, 24(7): 669-676, http://sciencechina.cn/gw.jsp?action=detail.jsp&internal_id=5228481&detailType=1.
[10] 尹一笑, 章隆兵, 肖俊华. 高可靠处理器微体系结构设计空间的快速搜索. 高技术通讯[J]. 2014, 887-894, http://lib.cqvip.com/Qikan/Article/Detail?id=662831633.
[11] 肖俊华, 冯子军, 章隆兵. 片上多处理器中基于步长和指针的预取. 计算机工程[J]. 2009, 35(4): 58-60, http://lib.cqvip.com/Qikan/Article/Detail?id=29509709.
[12] 肖俊华, 冯子军, 章隆兵. 片上多处理器中延迟和容量权衡的cache结构. 计算机研究与发展[J]. 2009, 167-175, http://lib.cqvip.com/Qikan/Article/Detail?id=29564247.
[13] 冯子军, 肖俊华, 胡伟武. 龙芯1号IP验证方法. 计算机工程[J]. 2008, 34(5): 31-32,35, http://lib.cqvip.com/Qikan/Article/Detail?id=26781798.
[14] 肖俊华, 冯子军, 章隆兵. 片上多处理器中的Cache压缩和接口压缩. 计算机工程[J]. 2008, 34(4): 247-249, http://lib.cqvip.com/Qikan/Article/Detail?id=26537595.
[15] 冯子军, 肖俊华, 胡伟武. 龙芯1号处理器结构级功耗评估有效性分析. 计算机辅助设计与图形学学报[J]. 2007, 19(9): 1190-1195, http://lib.cqvip.com/Qikan/Article/Detail?id=25299321.
[16] Hu, WeiWu, Hou, Rui, Xiao, JunHua, Zhang, LongBin. High performance general-purpose microprocessors: Past and future. JOURNAL OF COMPUTER SCIENCE AND TECHNOLOGY[J]. 2006, 21(5): 631-640, https://www.webofscience.com/wos/woscc/full-record/WOS:000240962200002.
发表著作
(1) 计算机体系结构, 清华大学出版社, 2011-10, 第 3 作者
(2) 计算机体系结构基础, 机械工业出版社, 2017-09, 第 5 作者
(3) 计算机体系结构(第二版), 清华大学出版社, 2017-11, 第 3 作者

科研活动

   
科研项目
( 1 ) 龙芯CPU新一代微结构研究, 参与, 市地级, 2016-07--2019-07
( 2 ) 院先导专项C项目 PC处理器关键技术, 参与, 部委级, 2020-01--2021-12
( 3 ) 基于龙芯CPU的网络处理芯片, 参与, 部委级, 2017-01--2019-12

指导学生

现指导学生

谢本壹  硕士研究生  085211-计算机技术  

杜泽旭  硕士研究生  085211-计算机技术