基本信息

乔树山,男 ,博导,中国科学院微电子研究所研究员,某首席科学家,智能感知研发中心主任,IEEE会员,青促会会员
电子邮件: qiaoshushan@ime.ac.cn
通信地址: 北京朝阳区北土城西路3号
邮政编码: 10029

研究领域

  • 人工智能、亚阈值设计、智能微系统、处理器芯片、类脑计算、通信芯片、低功耗集成电路设计方法学

    招生信息

       
    招生专业
    080903-微电子学与固体电子学
    080902-电路与系统
    140100-集成电路科学与工程

    教育背景

    2003-09--2008-05   中国科学院微电子研究所   博士
    1999-09--2003-05   湖南大学   学士

    工作经历

       
    工作简历
    2018-03~现在, 中国科学院微电子研究所, 研究员
    2010-09~2018-02,中国科学院微电子研究所, 副研究员
    2008-07~2010-09,中国科学院微电子研究所, 助理研究员

    教授课程

    SoC设计与实践
    超大规模数字集成电路设计

    专利与奖励

       

    出版信息

       
    发表论文
    (1) An Ultra-Small Area and High-Sensitivity Wireless Receiver for ISM and MICS Band Application, IEEE Access, 2023, 通讯作者
    (2) 一种消除直流失调的自动频率校准低通滤波器, 西安电子科技大学学报, 2023, 第 2 作者
    (3) A Low-power and Low-latency Speech Feature Extractor based on Time-domain Filter Bank, Ieee Transactions on Circuits and Systems Ii-Express Briefs, 2023, 通讯作者
    (4) A current-capacitor-based voltage average feedback RC oscillator with no comparators, AEUE - INTERNATIONAL JOURNAL OF ELECTRONICS AND COMMUNICATIONS, 2023, 第 4 作者
    (5) Blended Glial Cell's Spiking Neural Network, IEEE ACCESS, 2023, 通讯作者
    (6) A Low-Overhead In-Situ Timing-Error Prediction Technique with Wide-Voltage-Range Transition-Detector for Variation-Tolerant Digital Circuits, IEICE ELECTRONICS EXPRESS, 2023, 第 6 作者
    (7) A Binary Keyword Spotting System with Error-Diffusion Based Feature Binarization, INTERSPEECH 2023, 2023, 通讯作者
    (8) AMA-Det: Enhancing Shared Head of One-Stage Object Detection With Adaptation, Merging, and Alignment, IEEE ACCESS, 2023, 通讯作者
    (9) A low-ripple efficiency-improvement switched-capacitor boost converter for battery-supplied low-noise applications, AEU-INTERNATIONAL JOURNAL OF ELECTRONICS AND COMMUNICATIONS, 2023, 通讯作者
    (10) A novel high-speed low-power sense-amplifier-based flip-flop for digital circuits application, IEICE Electronics Express, 2023, 通讯作者
    (11) Sinc-attention feature extraction for trivial-event based speaker verification, ELECTRONICS LETTERS, 2023, 通讯作者
    (12) A Dynamic Voltage Scaling Circuit Design Based on Critical Path Replica and Time Warning Techniques, IEICE Electronics Express, 2023, 通讯作者
    (13) An Ultra-Low Leakage and Wide-Range Voltage Level Shifter for Low-Power Digital CMOS VLSIs, Ieee Transactions on Circuits and Systems Ii-Express Briefs, 2023, 通讯作者
    (14) A fully integrated RC oscillator with adaptive-body-biasing, IEICE ELECTRONICS EXPRESS, 2022, 通讯作者
    (15) A bit-interleaving 12T bitcell with built-in write-assist for sub-threshold SRAM, IEICE ELECTRONICS EXPRESS, 2022, 通讯作者
    (16) Improving The ResNet-based Respiratory Sound Classification Systems With Focal Loss, 2022 IEEE Biomedical Circuits and Systems Conference (BioCAS), 2022, 第 4 作者
    (17) A fully-integrated all-MOS 1.2 V low-dropout regulator for ultra-low power applications, AEU-INTERNATIONAL JOURNAL OF ELECTRONICS AND COMMUNICATIONS, 2022, 通讯作者
    (18) Low Computing Leakage, Wide-Swing Output Compensation Circuit for Linearity Improvement in SRAM Multi-Row Read Computing-in-Memory, ELECTRONICS, 2022, 通讯作者
    (19) An 8-Gbps, Low-Jitter, Four-Channel Transmitter with a Fractional-Spaced Feed-Forward Equalizer, ELECTRONICS, 2022, 通讯作者
    (20) A 7.4-Bit ENOB 600 MS/s FPGA-Based Online Calibrated Slope ADC without External Components, SENSORS, 2022, 第 7 作者
    (21) A low quiescent current power-on-reset circuit with configurable trip voltage, AEU-INTERNATIONAL JOURNAL OF ELECTRONICS AND COMMUNICATIONS, 2022, 通讯作者
    (22) Error-diffusion based Speech Feature Quantization for Small-Footprint Keyword Spotting, IEEE SIGNAL PROCESSING LETTERS, 2022, 第 4 作者
    (23) A Low-Power High-Speed Sensing Scheme for Single-Ended SRAM, IEICE Transactions on Electronics, 2022, 通讯作者
    (24) Research on Cosine-Sum Windows with Maximum Side-Lobe Decay for High Precision ADC Spectral Testing, ELECTRONICS, 2022, 通讯作者
    (25) Accurate spectral testing algorithm of ADC with amplitude drift, IEICE ELECTRONICS EXPRESS, 2022, 通讯作者
    (26) An Accurate Low-Power Power-on-Reset Circuit in 55-nm CMOS Technology, IEEE TRANSACTIONS ON CIRCUITS AND SYSTEMS II-EXPRESS BRIEFS, 2022, 通讯作者
    (27) A 0.6V 1.76nW power on reset circuit with high accuracy, IEICE ELECTRONICS EXPRESS, 2022, 第 6 作者
    (28) A 7.4-Bit ENOB 600 MS/s FPGA-Based Online Calibrated Slope ADC without External Components (VOL 22, 5852, 2022), SENSORS, 2022, 第 7 作者
    (29) Low-complex and Highly-performed Binary Residual Neural Network for Small-footprint Keyword Spotting, Interspeech'22, 2022, 第 4 作者
    (30) A 60-dB dynamic range two-stage RMS power detector, ANALOG INTEGRATED CIRCUITS AND SIGNAL PROCESSING, 2022, 通讯作者
    (31) 一种消除直流失调的自动频率校准低通滤波器, Automatic frequency-calibrated low-pass filter with DCoffset cancellation, 西安电子科技大学学报, 2022, 通讯作者
    (32) A two-dimension half-select free 12T SRAM cell with enhanced write ability and read stability for bit-interleaving architecture., IEICE Electronics Express, 2022, 通讯作者
    (33) An ultra-low leakage and small-area level shifter based on super-cut-off mechanism, AEU-INTERNATIONAL JOURNAL OF ELECTRONICS AND COMMUNICATIONS, 2022, 第 6 作者
    (34) A fully integrated GaAs HBT power amplifier with enhanced efficiency for 5-GHz WLAN applications, IEICE ELECTRONICS EXPRESS, 2022, 第 3 作者
    (35) An Efficient Codebook Search Algorithm for Line Spectrum Frequency (LSF) Vector Quantization in Speech Codec, ELECTRONICS, 2021, 通讯作者
    (36) Area-energy efficient CORDICs using new elementary-angle-set and base-2 exponent expansions scheme, IEICE ELECTRONICS EXPRESS, 2021, 第 4 作者
    (37) A 0.5V 36nW 10-transistor power-on-reset circuit with high accuracy, IEEE International Symposium on Circuits and Systems (ISCAS), 2021, 通讯作者
    (38) Low-Power Retentive True Single-Phase-Clocked Flip-Flop With Redundant-Precharge-Free Operation, IEEE TRANSACTIONS ON VERY LARGE SCALE INTEGRATION (VLSI) SYSTEMS, 2021, 通讯作者
    (39) Gradient Corrected Approximation for Binary Neural Networks, IEICE TRANSACTIONS ON INFORMATION AND SYSTEMS, 2021, 通讯作者
    (40) An Efficient im2row-Based Fast Convolution Algorithm for ARM Cortex-M MCUs, IEEE ACCESS, 2021, 第 6 作者
    (41) A 8.83nW, 0.14 ppm/degrees C crystal oscillator using duty-cycling automatic amplitude control, IEICE ELECTRONICS EXPRESS, 2021, 通讯作者
    (42) Fast Computation of LSP Frequencies Using the Bairstow Method, ELECTRONICS, 2020, 通讯作者
    (43) A Low-Power High-Speed Sense-Amplifier-Based Flip-Flop in 55 nm MTCMOS, ELECTRONICS, 2020, 通讯作者
    (44) An Energy-Efficient Level Shifter for Ultra Low-Voltage Digital LSIs, IEEE TRANSACTIONS ON CIRCUITS AND SYSTEMS II-EXPRESS BRIEFS, 2020, 通讯作者
    (45) 基于G.729的快速固定码书搜索算法, A new method of fast fixed-codebook search algorithm on G.729 coding, 微电子学与计算机, 2020, 第 2 作者
    (46) 机器人听觉系统中的低功耗拾音器设计与研究, Research of low power pickup for auditory system in robots, 微纳电子与智能制造, 2020, 第 2 作者
    (47) A 8 bits, 6.2 ps resolution two-step time-to-digital converter with set-reset-based arbiters and signal tracking mechanism, IEICE ELECTRONICS EXPRESS, 2020, 第 5 作者
    (48) 降低有源区颗粒状缺陷密度的晶圆倒角优化工艺, Optimization of Wafer Bevel Shape for Reducing Particle Defect Density in Active Area, 微电子学, 2020, 第 2 作者
    (49) Variation tolerance for high-speed negative capacitance FinFET SRAM bit cell, Variation tolerance for high-speed negative capacitance FinFET SRAM bit cell, 半导体学报:英文版, 2020, 通讯作者
    (50) A fast and low-power level shifter for multi-supply voltage designs, IEICE ELECTRONICS EXPRESS, 2020, 第 5 作者
    (51) 一种新型亚阈值SRAM单元设计, A New Type of Subthreshold SRAM Bitcell Design, 航空科学技术, 2020, 第 2 作者
    (52) A design method of CPR for wide voltage design, IEICE ELECTRONICS EXPRESS, 2019, 通讯作者
    (53) A Fast-Transient All-Digital LDO with Adaptive Clock Technique, ELECTRONICS, 2019, 通讯作者
    (54) A low-overhead error detection and correction technique with a relaxed error timing constraint for variation-tolerance, IEICE ELECTRONICS EXPRESS, 2019, 第 4 作者
    (55) 新型4T SRAM的读辅助电路设计, Design of a Novel Read-Assist Circuit in 4T SRAMs, 微电子学, 2019, 第 2 作者
    (56) FPGA硬核处理器系统加速数字电路功能验证的方法, Accelerating Functional Verification for Digital Circuit with FPGA Hard Processor System, 电子与信息学报, 2019, 第 3 作者
    (57) Snake: An asynchronous pipeline for ultra-low-power applications, IEICE ELECTRONICS EXPRESS, 2019, 第 4 作者
    (58) An Energy and Area Efficient Carry Select Adder with Dual Carry Adder Cell, ELECTRONICS, 2019, 通讯作者
    (59) 一种读写分离结构的SRAM译码器设计, A read-write separated decoder design for SRAM, 电子设计工程, 2019, 第 2 作者
    (60) An ultra-low leakage energy efficient level shifter with wide conversion range, IEICE ELECTRONICS EXPRESS, 2019, 通讯作者
    (61) Design of low-power low-area asynchronous iterative multiplier, IEICE ELECTRONICS EXPRESS, 2019, 通讯作者
    (62) BIST电路在嵌入式非易失性存储器可靠性测试中的应用, The application of BIST circuit in reliability test of embedded nonvolatile memory, 电子设计工程, 2019, 第 2 作者
    (63) 应用于嵌入式设备的指纹图像质量估计方法, Fingerprint Image Quality Estimation Method Applied to Embedded Devices, 湖南大学学报:自然科学版, 2019, 第 3 作者
    (64) 用于快速锁定全数字锁相环的反馈调节算法, Feedback tuning algorithm for fast-locking all-digital phase-locked loops, 西安电子科技大学学报, 2018, 第 3 作者
    (65) 一种新型的双阈值4T SRAM单元的设计, A new Dual-Vt 4T SRAM bitcell design, 电子技术应用, 2018, 第 2 作者
    (66) 一种快速高分辨率的VCO频率校准技术, Fast and high-resolution VCO frequency calibration technique, 西安电子科技大学学报, 2018, 第 4 作者
    (67) 一种低功耗MCU待机电路的实现方法, An Implementation Method of the Backup Circuit of Low-Power MCU, 微电子学与计算机, 2018, 第 3 作者
    (68) An anti-alias harmonic-reject phase modulation for digital outphasing transmitter, IEICE ELECTRONICS EXPRESS, 2018, 通讯作者
    (69) A practical, low-overhead, one-cycle correction design method for variation-tolerant digital circuits, IEICE ELECTRONICS EXPRESS, 2018, 通讯作者
    (70) A robust, subthreshold 12T SRAM bitcell with BL leakage compensation and bit-interleaving capability, IEICE ELECTRONICS EXPRESS, 2018, 通讯作者
    (71) A low power and glitch-free circular rotation phase modulator for outphasing transmitter, IEICE ELECTRONICS EXPRESS, 2018, 通讯作者
    (72) 基于OFDM的电力线通信信道的研究与实现, Research and Implementation of Powerline Communication Channel Based on OFDM, 微电子学与计算机, 2017, 第 3 作者
    (73) 一种基于相对延时比模型的全数字时钟电路产生器, 微电子学与计算机, 2017, 第 1 作者
    (74) 物联网节点SoC的功耗管理器设计, 微电子学与计算机, 2017, 第 3 作者
    (75) 一种针对低功耗MCU关断模式的功耗优化方法, 微电子学与计算机, 2017, 第 3 作者
    (76) A high-accuracy DCO with hybrid architecture, JOURNAL OF SEMICONDUCTORS, 2017, 第 5 作者
    (77) 一种极低功耗SoC待机模式的优化方法, An Optimization Method of Ultra-Low Power SoC Standby Mode, 微电子学, 2017, 第 2 作者
    (78) An improved phase digitization mechanism for fast-locking low-power all-digital PLLs, IEICE ELECTRONICS EXPRESS, 2017, 通讯作者
    (79) 一种改进的基于OFDM的PLC噪声抑制方法, Improved method of PLC noise suppression based on OFDM, 电视技术, 2017, 第 4 作者
    (80) 基于单类支持向量机的异常声音检测, Abnormal sound detection based on one class support vector machine, 电子设计工程, 2016, 第 3 作者
    (81) An All-Digital On-Chip Clock Generator Using Relative Reference Modeling, 2016, 第 4 作者
    (82) An All-Digital On-Chip Clock Generator Using Relative Reference Modeling, 2016 IEEE INTERNATIONAL SYMPOSIUM ON RADIO-FREQUENCY INTEGRATION TECHNOLOGY (RFIT), 2016, 第 4 作者
    (83) A high-linearity and high-resolution delay line structure with a calibration algorithm in delay-based LINC transmitters, JOURNAL OF SEMICONDUCTORS, 2016, 第 2 作者
    (84) 基于EEMD的异常声音特征提取, Abnormal Sound Feature Extraction Based on EEMD, 计算机与数字工程, 2016, 第 3 作者
    (85) SoC低功耗多电压设计方法的研究进展, Research Progress of Low-Power Multi-Voltage Design Method for SoC, 半导体技术, 2015, 第 2 作者
    (86) 基于关键路径延时检测的自适应电压缩减技术, 半导体技术, 2015, 第 2 作者
    (87) 一种基于 In-Situ AVS 技术的低功耗处理器实现方法, A Low Power Implememtation Method on Processor Based on In-Situ AVS Technique, 微电子学与计算机, 2015, 第 3 作者
    (88) 无线通信中的低功耗维特比译码器设计, Design of Low Power Viterbi Decoder for Wireless Communication, 计算机工程, 2014, 第 4 作者
    (89) 小数分频频率合成器中Σ-Δ调制器设计与实现, Design and Implementation ofΣ-ΔModulator in Fractional-N Frequency Synthesizer, 湖南大学学报:自然科学版, 2014, 第 3 作者
    (90) 一种用于PLC系统的多码率RS码译码器, 微电子学与计算机, 2014, 第 3 作者
    (91) An all-digital synthesizable baseband for a delay-based LINC transmitter with reconfigurable resolution, JOURNAL OF SEMICONDUCTORS, 2014, 第 2 作者
    (92) SNOW3G算法和ZUC算法在FPGA上的性能对比, The Performance Comparison between SNOW 3G and ZUC Algorithms on FPGA, 科学技术与工程, 2013, 第 3 作者
    (93) 一种资源优化的祖冲之算法的硬件实现方法, A Resource Optimized Implementation Method Based on the ZUC Algorithm, 科学技术与工程, 2013, 第 3 作者
    (94) 低复杂度SM4加密算法IP核设计, Design of Low Complexity SM4 Block Cipher IP Core, 科学技术与工程, 2013, 第 2 作者
    (95) 祖冲之算法在数字图像加密中的应用与实现, The Application and Implementation of ZUC Stream Cipher in the Digital Image Encryption, 科学技术与工程, 2013, 第 2 作者
    (96) Mitigation of Periodic Impulsive Noise in OFDM-Based Power-Line Communications, IEEE TRANSACTIONS ON POWER DELIVERY, 2013, 第 2 作者
    (97) 分组密码算法SM4的低复杂度实现, Low Complexity Implementation of Block Cipher SM4 Algorithm, 计算机工程, 2013, 第 2 作者
    (98) 祖冲之算法分析及其硬件实现, Analysis and Hardware Realization of ZUC Algorithm, 电视技术, 2013, 第 2 作者
    (99) OFDM电力线通信系统的自动增益控制方法, Automatic Gain Control for OFDM Power Line Communication Systems, 科学技术与工程, 2012, 第 3 作者
    (100) OFDM电力线通信系统的相位噪声估计与补偿, Phase Noise Estimation and Compensation Scheme for OFDM Power Line Communication Systems, 电视技术, 2012, 第 3 作者
    (101) OFDM电力线载波通信系统的定时同步和模式识别, Timing Synchronization and Mode Identification for OFDM Based Power Line Carrier Communication Systems, 电力系统自动化, 2012, 第 3 作者
    (102) FMT与OFDM系统在电力线信道下的性能研究, Comparison of FMT and OFDM systems in power line channels, 重庆邮电大学学报:自然科学版, 2012, 第 3 作者
    (103) 基于小波变换的OFDM与传统OFDM在电力线信道下的性能对比, Performance Comparison of WOFDM and Conventional OFDM under Power Line Channels, 科学技术与工程, 2012, 第 3 作者
    (104) 基于导频辅助的低压电力线通信系统信道估计算法, Pilot Based Channel Estimation Algorithm for OFDM Low-voltage Power Line Communication Systems, 微电子学与计算机, 2012, 第 3 作者
    (105) DTMB系统的同步算法设计与实现, Design and implementation of synchronization for DTMB, 电子技术应用, 2012, 第 3 作者
    (106) 应用于ΣΔADC的抽取滤波器的设计与实现, Design and Implementation of a Decimation Filter for ΣΔADC, 微电子学与计算机, 2011, 第 3 作者
    (107) OFDM电力线载波通信系统的定时同步改进方法, An Improved Timing Synchronization Scheme for OFDM Based Power Line Communication Systems, 北京邮电大学学报, 2011, 第 3 作者
    (108) 应用于助听器的带限NLMS反馈抑制算法及硬件实现, Algorithm Research and Hardware Realization of Band-limited NLMS for Hearing Aid, 微电子学与计算机, 2011, 第 6 作者
    (109) DTMB接收机中3780点FFT处理器的设计, Design of 3780 Point FFT Processor for DTMB Receiver, 微电子学与计算机, 2011, 第 4 作者
    (110) 一种适用于CMMB系统的信道估计方法, A Feasible Method of Channel Estimation for the CMMB System, 宇航计测技术, 2010, 第 4 作者
    (111) 一种应用于不可分层LDPC码的并行分层译码算法, A Parallel Layered Decoding Algorithm for Non-layered LDPC Codes, 电子与信息学报, 2010, 第 4 作者
    (112) 基于数字电视基带SoC芯片的可测性设计, Testability Design of Digital Television Baseband SoC Chip, 电视技术, 2010, 第 3 作者
    (113) A Parallel Layered Belief Propagation Decoder for Non Layered LDPC Codes, Journal of Communications, 2010, 
    (114) 基于CMMB系统的同步设计与实现, Design and implementation of synchronization for CMMB system, 电子技术应用, 2009, 第 3 作者
    (115) 基于阈值方法的OFDM系统信道估计设计, Design of Threshold Channel Estimation for OFDM System, 电视技术, 2009, 第 3 作者
    (116) 基于CMMB系统的频率和采样时钟同步设计, Design of frequency and sampling clock synchronization for CMMB system, 微计算机信息, 2008, 第 3 作者
    (117) 块浮点FFT处理器的有限字长效应分析, Finite Word-Length Effects in Implementation of a Block Floating-Point FFT Processor, 电子科技大学学报, 2008, 第 1 作者
    (118) 一种新颖的多模式FPGA配置方案, A new scheme of multi-mode configuring FPGA devices, 微计算机信息, 2008, 第 4 作者
    (119) 基于CMMB系统的频率和采样时钟同步设计, Design of frequency and sampling clock synchronization for CMMB system, 微计算机信息, 2008, 第 3 作者
    (120) CMMB系统接收机同步及信道估计设计, Design of Synchronization and Channel Estimation for CMMB System, 微电子学与计算机, 2008, 第 3 作者
    (121) 一种可靠的OFDM系统时间和频率同步方案, Robust Timing and Frequency Synchronization Scheme for OFDM, 电子器件, 2008, 第 2 作者
    (122) 一种新颖的多模式FPGA配置方案, A new scheme of multi-mode configuring FPGA devices, 微计算机信息, 2008, 第 4 作者
    (123) 一种高速Viterbi译码器的设计与实现, Design and Implementation of a High Speed Viterbi Decoder, 电子器件, 2007, 第 3 作者
    (124) Implementation of a high-speed and low-complexity FFT processor for UWB system, CHINESE JOURNAL OF ELECTRONICS, 2007, 通讯作者
    (125) 嵌入式存储器MBIST设计中内建自诊断功能研究, Study of Memory Build-In Self Diagnosis in MBIST for Embedded Memories, 电子器件, 2005, 第 4 作者

    科研活动